搜索资源列表

  1. sd_audio_aic23

    0下载:
  2. SD卡和AIC23数字音频输出实验, FreeDev Audio Dsp Board采用了TI公司的TVL320AIC23 1、控制接口使用I2C,Quartus中将CS置低(器件地址0011010)。 2、数字音频接口使用了组件FreeDev_aic23,有三种测试和应用 模式,中断结合DMA方式能在NIOS II中采集和发送数据。中断信号 产生于模块中FIFO缓冲区的半满信号,读取数据端口自动清除中断 请求信号。 3
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2008-10-13
    • 文件大小:13500
    • 提供者:HuFengzhang
  1. sd_audio_aic23

    0下载:
  2. SD卡和AIC23数字音频输出实验, FreeDev Audio Dsp Board采用了TI公司的TVL320AIC23 1、控制接口使用I2C,Quartus中将CS置低(器件地址0011010)。 2、数字音频接口使用了组件FreeDev_aic23,有三种测试和应用 模式,中断结合DMA方式能在NIOS II中采集和发送数据。中断信号 产生于模块中FIFO缓冲区的半满信号,读取数据端口自动清除中断 请求信号。 3
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2024-05-06
    • 文件大小:13312
    • 提供者:HuFengzhang
  1. shiyan3niu

    0下载:
  2. 1.利用FLEX10KE系列(EPM10K100EQC240-1X)的CLOCKBOOST (symbol:CLKLOCK),设计一个2倍频器,再将该倍频器2分频后输出。 对其进行时序仿真。 2.设计一个数据宽度8bit,深度是16的 同步FIFO(读写用同一时钟),具有EMPTY、FULL输出标志。 要求FIFO的读写时钟频率为20MHz, 将1-16连续写入FIFO,写满后再将其读出来(
  3. 所属分类:Windows编程

    • 发布日期:2024-05-06
    • 文件大小:53248
    • 提供者:李侠
  1. 68013A_BULK_TRANS

    0下载:
  2. CY68013A异步BULK传输范例,严格按照时序描述来进行读写,对fifo实现读写,功能完善。-CY68013A asynchronous BULK transmission model, in strict accordance with the temporal descr iption to read and write, read and write to the FIFO implementation, perfect fu
  3. 所属分类:VHDL编程

    • 发布日期:2024-05-06
    • 文件大小:221184
    • 提供者:fairy
  1. vhdl_text3

    0下载:
  2. 设计一个数据宽度8bit,深度是16的 同步FIFO(读写用同一时钟),具有EMPTY、FULL输出标志。 要求FIFO的读写时钟频率为20MHz, 将1-16连续写入FIFO,写满后再将其读出来(读空为止)。 仿真上述逻辑的时序-Design a data width 8bit depth of 16 the synchronization FIFO (read and write with the same
  3. 所属分类:VHDL编程

    • 发布日期:2024-05-06
    • 文件大小:6144
    • 提供者:jiange
  1. RAM_FIFO

    0下载:
  2. 双向fifo,但只能实现只读或者只写,同步读写在时序上很难做出好的设计和判断-bidirectional fifo
  3. 所属分类:VHDL编程

    • 发布日期:2024-05-06
    • 文件大小:482304
    • 提供者:zdg
  1. fifo

    0下载:
  2. IDT7205 FIFO 读写时序代码!-IDT7205 FIFO read and write timing code!
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2024-05-06
    • 文件大小:1024
    • 提供者:lin
  1. uart_fifo_design

    0下载:
  2. verilog语言时序的异步读写FIFO,请需要者借鉴参考-the verilog language Timing asynchronous read and write FIFO, for those who need to learn from reference
  3. 所属分类:VHDL编程

    • 发布日期:2024-05-06
    • 文件大小:185344
    • 提供者:张炽
  1. wishbone

    0下载:
  2. Wishbone规范具有如下特点:简单、紧凑,需要很少的逻辑门 完整的普通数据据传输总线协议,包括单个读写、快传输、读一修改一写周期、事件周期 数据总线宽度可以是8-64位 支持大端(big-endian)和小端(litle-endian),接口自动完成两者之间的转换。支持存储器映射、FIFO存储器、交叉互联 握手协议,允许速率控制 可以达到每个时钟周期进行一次数据传输 支持普通周期结束、重试结束、错误结束等总线周期形式 支持用户自定义
  3. 所属分类:VHDL编程

    • 发布日期:2024-05-06
    • 文件大小:12288
    • 提供者:程浩武
  1. FIFO

    0下载:
  2. 本次设计是完成8bit的数据fifo传输,缓存为8个字节。包含读写功能,能正确实现功能,并通过时序仿真。- The design is complete fifo 8bit data transmission, the cache is 8 bytes. Contains read and write functions, can function properly implemented, and by timing simula
  3. 所属分类:其他小程序

    • 发布日期:2024-05-06
    • 文件大小:2664448
    • 提供者:dy
  1. FPGA_STM32_code20170704

    0下载:
  2. 无加我哦哦我二节课我今儿看人家就是等你回家我就饿哦了解那就射了我儿我去盆里设立我了我了为理我了我二姐(No I oh oh I have two lessons today I see people are waiting for you to come home. I know it is hungry Oh my son shot me to set up my bowl for me my sister)
  3. 所属分类:其他小程序

    • 发布日期:2024-05-06
    • 文件大小:11264
    • 提供者:wpwpwp
  1. DSP读写基于FPGA的FIFO

    0下载:
  2. 本文档提供了DSP对FPGA中的FIFO的读写时序以及编程思路,供大家参考。(This document provides DSP on the FPGA FIFO read and write timing and programming ideas for your reference.)
  3. 所属分类:其他小程序

    • 发布日期:2024-05-06
    • 文件大小:987136
    • 提供者:wangxiaobei

源码中国 www.ymcn.org