资源列表

排序选择:

« 1 2 ... .87 .88 .89 .90 .91 89092.93 .94 .95 .96 .97 ... 267454 »

[汇编语言mostyb

说明:对于气象数据的计算处理温度数据病进行检验效果极好!-Meteorological data for the calculation of temperature data to test the effect of disease excellent!
<赵克明> 在 2025-06-30 上传 | 大小:30kb | 下载:0

[其他小程序zjhostv1.0

说明:域名虚拟主机管理系统 v1.0 域名虚拟主机管理系统 v1.0-zjhost zjhost zjhost
<林东> 在 2025-06-30 上传 | 大小:1.63mb | 下载:0

[JSP源码/JavaCalculator

说明:Java编写的小巧的计算器 风格类似Windows自带的~!-Java Calculator compact prepared by a similar style of Windows built-in ~!
<毛一非> 在 2025-06-30 上传 | 大小:18kb | 下载:0

[matlab例程Matlab_sam

说明:一些Matlab编程的例子...有用的话请顶一下...谢了! -matlab sam
<李尚霖> 在 2025-06-30 上传 | 大小:249kb | 下载:0

[JSP源码/Javawsdl4j-1_6_2

说明:WSDL文件解析类,把wsdl文件解析的例子-WSDL file-type analysis to resolve wsdl file example
<Arios> 在 2025-06-30 上传 | 大小:1.07mb | 下载:0

[VHDL编程clk

说明:Quartus II工程压缩文件,是一个典型的基于FPGA的数字钟工程项目,有50MHz分频、计数、译码等模块。-Quartus II project files, is a typical FPGA-based digital clock project, there are sub-50MHz frequency, counting, decoding modules.
<kg21kg> 在 2025-06-30 上传 | 大小:500kb | 下载:0

[uCOS开发uC_OSII

说明:uCOS-II源代码,此代码已经成功移植到44B0 CPU,我已经应用在实际项目,代码实现了中断嵌套,对于小型系统中需要跑操作系统,此代码是个不错的选择。-uCOS-II source code, the code has been successfully transplanted to 44B0 CPU, I have used in the actual project, the code to achieve the disruption of nesting, for small sy
<Davinci> 在 2025-06-30 上传 | 大小:60kb | 下载:0

[Windows编程Notepad

说明:记事本的实现~!类似于Windows自带的~!添加统计的功能-Notepad realization ~! Similar to Windows built-in ~! Add the function of statistics
<毛一非> 在 2025-06-30 上传 | 大小:26kb | 下载:0

[Windows编程MovementGameAI

说明:这是利用VC实现简单AI功能的代码,比较适合初学者.-This is a simple AI using VC function code, more suitable for beginners.
<agna> 在 2025-06-30 上传 | 大小:932kb | 下载:0

[汇编语言nian

说明:用51单片机和8*8的点阵模块,静、动态显示年字-Static and dynamic display in the word
<林云> 在 2025-06-30 上传 | 大小:448kb | 下载:0

[其他小程序jisuanqi

说明:简单的计算器,功能没有windows自带的全,不过学习vb的过程中,相信会有帮助-failed to translate
<lee> 在 2025-06-30 上传 | 大小:2kb | 下载:0

[VHDL编程CLK_V

说明:Quartus II工程压缩文件,是一个典型的基于FPGA的数字钟工程项目,有50MHz分频、计数、译码等模块。采用Verilog语言编写。-Quartus II project files, is a typical FPGA-based digital clock project, there are sub-50MHz frequency, counting, decoding modules. The use of Verilog language.
<kg21kg> 在 2025-06-30 上传 | 大小:584kb | 下载:0
« 1 2 ... .87 .88 .89 .90 .91 89092.93 .94 .95 .96 .97 ... 267454 »

源码中国 www.ymcn.org