资源列表
[DSP编程] fpga_loader
说明:将这个引导代码存入FLASH中,实现上电FPGA芯片与DSP之间的自动配置,从而实现FPGA与DSP中间的通信-The guide will be deposited into the FLASH code, the realization of power FPGA and DSP chip between the automatic configuration to achieve the FPGA and DSP Central Communications<朱哲科> 在 2025-06-16 上传 | 大小:307kb | 下载:0
[DSP编程] sqrt_DSP
说明:this sqrt function which can replace the sqrt in the lib. hope this code can help you.-this is sqrt function which can replace the sqrt in the lib. hope this code can help you.<robin_lee2> 在 2025-06-16 上传 | 大小:308kb | 下载:0
[DSP编程] WT588D-UV1.1
说明:1、产品特征 28脚模块封装,可通过更换存储器以获得不同长度的语音存储时间; 支持2M bit ~32M bit容量的SPI-Flash(注:1byte=8bit); 采用WT588D-20SS语音芯片当作主控核心; 内嵌独特的人声语音处理器,使语音表现极为自然悦耳; 内置13Bit/DA转换器,以及12Bit/PWM音频处理,确保高品质语音输出;<程新> 在 2025-06-16 上传 | 大小:308kb | 下载:0
[DSP编程] exp4_07_ad
说明:dsp2812 ad的使用程序可以使初学者更好的掌握并运用。-Dsp2812 AD use program can help beginners better master and use.<张晓明> 在 2025-06-16 上传 | 大小:308kb | 下载:0
[DSP编程] adc_seq_ovd_test
说明:利用28335来进行AD采样,使用8个采样通道,进行双序列顺序采样。-Use of 28 335 to AD sampling, using eight sampling channels, double sequence sequential sampling.<刘翔> 在 2025-06-16 上传 | 大小:308kb | 下载:0
[DSP编程] 2812-EXFlash-SST
说明:用SST 39VF800 外扩的FLASH,程序包含读写擦出部分,经验证可用-Expanded outside with SST 39VF800 FLASH, literacy program contains some clashes, proven available<yang> 在 2025-06-16 上传 | 大小:308kb | 下载:0
[DSP编程] SourceCode18_FIR
说明:基于德州仪器的数字信号处理器DSP的VC5509的FIR滤波器设计实例-Based on TI s digital signal processor (DSP) of the FIR filter design example VC5509<飞机> 在 2025-06-16 上传 | 大小:308kb | 下载:0
[DSP编程] armfly-DSP-tutorials-Chapter-29
说明:本教程使用的DSP库来自ARM官方,此库支持以CM0,CM3,CM4以及CM7为内核的所有MCU。-This tutorial uses a DSP library the ARM official, this library supports CM0, CM3, CM4 and CM7 for the kernel of all MCU.<安富莱电子> 在 2025-06-16 上传 | 大小:308kb | 下载:0
[DSP编程] 28035ecantest
说明:28035CAN的单片机代码程序 ecantest(28035CAN cantest cantest dsp embeded system)<monki> 在 2025-06-16 上传 | 大小:308kb | 下载:1
[DSP编程] adc_soc
说明:ePWM1设置为在计数到比较寄存器值时产生SEQ1转换触发信号,ADC两通道ADCINA0和ADCINA1完成转换后产生中断,在中断子程序中分别提取ADC的采样值(The ePWM1 is set to generate the SEQ1 conversion trigger signal when the count to the register value is compared. The ADC two channel ADCINA0 and ADCINA1 complete the i<jie_> 在 2025-06-16 上传 | 大小:308kb | 下载:0