资源列表

« 1 2 ... .08 .09 .10 .11 .12 10113.14 .15 .16 .17 .18 ... 11386 »

[其它资源S3C44B0XVxWorksBSP

说明:基于S3C44B0X微处理器的VxWorks BSP开发与设计,希望对大家有所帮助
<sdf> 在 2008-10-13 上传 | 大小:197.22kb | 下载:0

[其它资源little

说明:小波算法的VC源代码,说明详细,有很强的参考价值
<feng> 在 2008-10-13 上传 | 大小:199.55kb | 下载:0

[其它资源NESTR75xF

说明:ST公司STR750学习开发板软件包,其中包含所有例子代码!
<关海> 在 2008-10-13 上传 | 大小:501.11kb | 下载:0

[其它资源vxworks

说明:tornado的使用教程,个人感觉很好,对初学者有一定帮助
<sdf> 在 2008-10-13 上传 | 大小:2.59mb | 下载:0

[其它资源FastNet

说明:一篇doc格式的技术文章,FastNet编程讲稿
<滚雪> 在 2008-10-13 上传 | 大小:1.29mb | 下载:0

[其它资源VxWorks

说明:面向对象的VxWorks图形显示技术,很不错
<sdf> 在 2008-10-13 上传 | 大小:106.15kb | 下载:0

[其它资源tuxingkaifa

说明:vxworks图形开发论文,希望对大家有所帮助
<sdf> 在 2008-10-13 上传 | 大小:211.22kb | 下载:0

[其它资源csgl

说明:很不错的一个超市管理的源代码。是一个大学生编的。您可以自己修改一下,就很不错!
<楚雄> 在 2008-10-13 上传 | 大小:783.96kb | 下载:0

[其它资源VHDL

说明:本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设 计,包括偶数分频、非 50%占空比和 50%占空比的奇数分频、半整数 (N+0.5)分频、小数分频、分数分频以及积分分频。所有实现均可 通过 Synplify Pro 或 FPGA 生产厂商的综合器进行综合,形成可使 用的电路,并在 ModelSim 上进行验证。
<黄鹏曾> 在 2008-10-13 上传 | 大小:314.86kb | 下载:0

[其它资源51-11.0592MHz

说明:为什么51系列单片机常用11.0592MHz的晶振设计的说明
<dongxiaowei> 在 2008-10-13 上传 | 大小:1.22kb | 下载:0

[其它资源Des2Sim

说明:本文介绍了一个使用 VHDL 描述计数器的设计、综合、仿真的全过程,作为我这一段 时间自学 FPGA/CPLD 的总结,如果有什么不正确的地方,敬请各位不幸看到这篇文章的 大侠们指正,在此表示感谢。当然,这是一个非常简单的时序逻辑电路实例,主要是详细 描述了一些软件的使用方法。文章中涉及的软件有Synplicity 公司出品的Synplify Pro 7.7.1; Altera 公司出品的 Quartus II 4.2;Mentor Graphics 公司出品的 ModelSim
<黄鹏曾> 在 2008-10-13 上传 | 大小:1.86mb | 下载:0

[其它资源esenha

说明:用Bresenham算法在FPGA上实现小数分频器,verilog编写,计算机图形法
<黄鹏曾> 在 2008-10-13 上传 | 大小:7.45kb | 下载:0
« 1 2 ... .08 .09 .10 .11 .12 10113.14 .15 .16 .17 .18 ... 11386 »

源码中国 www.ymcn.org