资源列表
[其它资源] 51-11.0592MHz
说明:为什么51系列单片机常用11.0592MHz的晶振设计的说明<dongxiaowei> 在 2008-10-13 上传 | 大小:1.22kb | 下载:0
[其它资源] Des2Sim
说明:本文介绍了一个使用 VHDL 描述计数器的设计、综合、仿真的全过程,作为我这一段 时间自学 FPGA/CPLD 的总结,如果有什么不正确的地方,敬请各位不幸看到这篇文章的 大侠们指正,在此表示感谢。当然,这是一个非常简单的时序逻辑电路实例,主要是详细 描述了一些软件的使用方法。文章中涉及的软件有Synplicity 公司出品的Synplify Pro 7.7.1; Altera 公司出品的 Quartus II 4.2;Mentor Graphics 公司出品的 ModelSim<黄鹏曾> 在 2008-10-13 上传 | 大小:1.86mb | 下载:0