资源列表

« 1 2 ... .70 .71 .72 .73 .74 24975.76 .77 .78 .79 .80 ... 33928 »

[单片机(51,AVR,MSP430等)7810lins1

说明:基于英飞凌TLE7810的LIN总线SLAVE代码-Infineon TLE7810 on the LIN bus SLAVE code
<jiang tao> 在 2025-07-22 上传 | 大小:493kb | 下载:0

[单片机(51,AVR,MSP430等)the-MCU-experiment

说明:89c51单片机实验指导,开发环境为keil+protues,很适合初学者-89c51 microcontroller experimental guidance, the development environment for keil+ protues, it is suitable for beginners
<virlhs> 在 2025-07-22 上传 | 大小:747kb | 下载:0

[单片机(51,AVR,MSP430等)the-circuit-

说明:proteus环境下专门为89c51设计的实验电路,在proteus环境下,可载入HEX文件作实验-proteus 89c51 environment designed specifically for the experimental circuit, the proteus environment, it can load the HEX file for Experiment
<virlhs> 在 2025-07-22 上传 | 大小:24kb | 下载:0

[单片机(51,AVR,MSP430等)MC9S12XS256RMV1

说明:MC9S12XS256的英文版数据手册 做飞思卡尔智能车的必备工具-The English version of the data sheet do MC9S12XS256 Freescale essential tool for intelligent vehicle
<潘丰厚> 在 2025-07-22 上传 | 大小:3.29mb | 下载:0

[单片机(51,AVR,MSP430等)AD_PWM

说明:AD采样 PWM输出控制LED灯,实现亮度调节-AD sampling PWM output control LED lights, brightness adjustment to achieve
<飞扬电子> 在 2025-07-22 上传 | 大小:1kb | 下载:0

[VHDL编程lab1

说明:本实验主要设计基本的门电路,包括两输入与门,两输入与非门,两输入或门,两输入 或非门,两输入异或门,两输入同或门。-In this study, the basic design of the main gates, including two input AND gate, two input NAND gate, two input OR gate, the two input NOR gate, the two input XOR gate with two input OR gate
<> 在 2025-07-22 上传 | 大小:1kb | 下载:0

[单片机(51,AVR,MSP430等)adf4106

说明:用单片机控制adf4106产生频率率,频率范围在6g一下。-Produced by SCM adf4106 frequency, frequency range of about 6g.
<刘克> 在 2025-07-22 上传 | 大小:3kb | 下载:0

[VHDL编程MUX4_1

说明:多路复用器即数据选择器,用来将 N 个输入通道的数据复用到一个输出通道上。-Data selector multiplexer that is used to N input data channels multiplexed on an output channel.
<> 在 2025-07-22 上传 | 大小:1kb | 下载:0

[VHDL编程ISE_lab5

说明:使用VHDL 语言编写7 段数码管显示程序, 掌握数码管的驱动方法。使用USB 电缆或并口下载线下载逻辑电路到FPGA,并 调试电路使其正常工作。-Using the VHDL language 7-segment display program, for digital control of the driving method. Using the USB cable or parallel port download cable to download logic to FPGA,
<> 在 2025-07-22 上传 | 大小:2kb | 下载:0

[VHDL编程DataCntrl

说明:系统由 DataCntrl.vhd 和RS232RefComp.vhd 模块构成。该模块能和PC 机的RS232 终端 (比如PC 机上的串口调试工具程序)以波特率9600 通信。-System consists of DataCntrl.vhd and RS232RefComp.vhd module. The module can and PC-RS232 terminal (such as PC, the serial debugging utility) to 9600 baud co
<> 在 2025-07-22 上传 | 大小:2kb | 下载:0

[VHDL编程clock

说明:用VHDL 语言设计数字钟,实现在数码管上显示分钟和秒,并且可以手动调节分钟, 实现分钟的增或者减。该设计包括以下几个部分: (1)分频电路的设计,产生1Hz 的时钟信号,作为秒计时脉冲; (2)手动调节电路,包括“时增”“时减”“分增”“分减”。 (3)时分秒计时电路。 (4)7 段数码管显示电路。-Design with VHDL, digital clock, to achieve in the digital display minutes and seconds,
<> 在 2025-07-22 上传 | 大小:2kb | 下载:0

[VHDL编程ISE_lab17

说明:本实验使用 XILINX 提供的IP 核,并例化该IP 核来实现正弦信号发生器的功能。由于 ISE 中有DDS(Direct Digital Synthesizer 5.0)IP 核,因此只需要编写一个顶层文件来调用 Core Generator 生成的IP 即可。-This study provides the IP core using the XILINX, and cases of the IP core to achieve the sinusoidal signal gene
<> 在 2025-07-22 上传 | 大小:4kb | 下载:0
« 1 2 ... .70 .71 .72 .73 .74 24975.76 .77 .78 .79 .80 ... 33928 »

源码中国 www.ymcn.org