资源列表

« 1 2 ... .22 .23 .24 .25 .26 22127.28 .29 .30 .31 .32 ... 33928 »

[VHDL编程FDDDDSPLLP

说明:一种基于FPGA的新的的DDS+PLL时钟发生器 -An FPGA-based new DDS+PLL clock generator
<房产> 在 2025-11-22 上传 | 大小:142kb | 下载:0

[单片机(51,AVR,MSP430等)1602

说明:这是大家常用到的液晶屏,1602液晶显示程序-1602 LCD display program
<王刚> 在 2025-11-22 上传 | 大小:1kb | 下载:0

[单片机(51,AVR,MSP430等)eeeaasy_plla

说明:easy pll,非常好的的PLL(锁相环设计工具)! -easy pll very good PLL (phase-locked loop design tools)
<奉献> 在 2025-11-22 上传 | 大小:91kb | 下载:0

[VHDL编程TCOLLOR_CHAR_h

说明:此ip核是xvga视频接口控制器,,主要针对xilinx公司的开发工具 -This IP core is the xvga video interface controller, the main development tool for xilinx
<奉献> 在 2025-11-22 上传 | 大小:485kb | 下载:0

[Windows CEwWinndowsCE_Si

说明:wince6.0 系统软件源源码一直流程处理 有详细的说明 -wince6.0 system software source code has been flow process are described in detail
<奉献> 在 2025-11-22 上传 | 大小:850kb | 下载:0

[Windows CEs[WiinCE60]S3s

说明:ssamsung最近推出的3c24433的wince 6.0 bsp安装手册. -ssamsung recently launched 3c24433 wince 6.0 bsp installation manual.
<奉献> 在 2025-11-22 上传 | 大小:1.64mb | 下载:0

[VHDL编程IDCTTzipm

说明:改进的DCT算法设计,,veriloghdl实现 -Improve the DCT algorithm design,, veriloghdl to achieve
<奉献> 在 2025-11-22 上传 | 大小:306kb | 下载:0

[单片机(51,AVR,MSP430等)12864DLYYP

说明:X5045元件资料很好的看门狗有存储功能请查收-X5045 component data good watchdog storage capabilities please find
<cxd> 在 2025-11-22 上传 | 大小:1.67mb | 下载:0

[Windows CES24440_winceea

说明:三星 s3c2410 s3c2440 s3c2412 s3c2416 s3c2413 s3c2443 s3c64000 s3c6410 的WINCE 5.0 到 wince 6.0 的BSP包代码移值。。。。。希望对有需要的人有帮助 -Samsung s3c2410 s3c2440 s3c2412 s3c2416 s3c2413 S3C2443 s3c64000 s3c6410 WINCE 5.0 to wince 6.0 BSP package code shift value. . .
<> 在 2025-11-22 上传 | 大小:2kb | 下载:0

[微处理器(ARM/PowerPC等)BwinnceADprooa

说明:一种基于S3C2440的3AD采集程序源码,含底层IIO及AD驱动driver的实现源代码。 可直接使用。 -Based on S3C2440 3AD acquisition program source code, including the underlying IIO and AD driver driver source code. Can be used directly.
<> 在 2025-11-22 上传 | 大小:29kb | 下载:0

[VHDL编程FffppgajpegP

说明:一种基于FPGA的JJPEG图像压缩芯片设计 -Based the FPGA JJPEG image compression chip design
<> 在 2025-11-22 上传 | 大小:102kb | 下载:0

[VHDL编程DDDCCT_IDCTi

说明:离散余弦变换及反离散余弦变换的HDL代码及测试文件。包含VHDL及及Verilog版本。可用途JPEG及MEPG压缩算法 已通过测试。 -The discrete cosine transform and inverse discrete cosine transform HDL code and test files. Contains VHDL and Verilog versions. Can use JPEG and MEPG compression of algorithm has
<> 在 2025-11-22 上传 | 大小:30kb | 下载:0
« 1 2 ... .22 .23 .24 .25 .26 22127.28 .29 .30 .31 .32 ... 33928 »

源码中国 www.ymcn.org