资源列表

« 1 2 ... .30 .31 .32 .33 .34 24735.36 .37 .38 .39 .40 ... 33928 »

[单片机(51,AVR,MSP430等)A4

说明:松下A4电机的说明文件和使用说明,a4系列通讯协议,MINAS-A通讯协议-Panasonic A4 motor documentation and instructions for use, a4 series of communication protocols, MINAS-A protocol
<liangliang> 在 2025-06-19 上传 | 大小:2.86mb | 下载:0

[单片机(51,AVR,MSP430等)example

说明:凌阳单片机的非特定人语音识别程序,有一定的参考价值-Sunplus Single Chip Speech Recognition program non-specific
<黄文> 在 2025-06-19 上传 | 大小:119kb | 下载:0

[嵌入式/单片机编程GPIO

说明:LPC1752GPIO应用例程,管脚寄存器的定义-LPC1752GPIO application routines
<whb> 在 2025-06-19 上传 | 大小:573kb | 下载:0

[单片机(51,AVR,MSP430等)PC-SPCE061A

说明:PC与凌阳单片机SPCE061A的语音识别控制系统的设计-PC with Sunplus microcontrollers SPCE061A Speech Recognition and Control System
<黄文> 在 2025-06-19 上传 | 大小:227kb | 下载:0

[单片机(51,AVR,MSP430等)Timer

说明:LPC1752的定时器操作,寄存器操作例程,三个定时器都有-LPC1752 timer operations, register operations routine, three timers are
<whb> 在 2025-06-19 上传 | 大小:205kb | 下载:0

[单片机(51,AVR,MSP430等)IAP

说明:LPC1752的IAP操作,存储和在线下载功能,很好的例子-LPC1752 the IAP operation, storage, and online download function, a good example
<whb> 在 2025-06-19 上传 | 大小:689kb | 下载:0

[微处理器(ARM/PowerPC等)I2C

说明:32位ARM处理器LPC1752I2C的例程,周立功开发板的例子-32-bit ARM processor LPC1752I2C routine, weekly examples of meritorious development board
<whb> 在 2025-06-19 上传 | 大小:36kb | 下载:0

[单片机(51,AVR,MSP430等)qianrushiyuyin

说明:一篇硕士毕业论文设计,基于凌阳单片机 的非特定人语音识别论文-Design a master' s thesis, based on Sunplus Single Chip Speech Recognition of non-specific papers
<黄文> 在 2025-06-19 上传 | 大小:2.16mb | 下载:0

[Windows CEVDemo

说明:Windows CE 6.0 VNC 服务器实现-Windows CE 6.0 VNC Server implementation
<zhu yi hua> 在 2025-06-19 上传 | 大小:408kb | 下载:0

[Windows CEddsamp

说明:EVC 编译下WindowsCE 基于窗口的DDraw实例-an example for how to make a DDraw application based on windows Form for Windows CE 5.0
<zhu yi hua> 在 2025-06-19 上传 | 大小:18kb | 下载:0

[DSP编程mcvip_tvp5158_v010014_20100414.tar

说明:视频编码接口5158 linux 驱动 TI DSp-Video ADC 5158 linux drver for Ti DSP
<zhu yi hua> 在 2025-06-19 上传 | 大小:551kb | 下载:0

[VHDL编程FPGAlarge-scaledesign

说明:利用 FPGA 实现大型设计时,可能需要FPGA 具有以多个时钟运行的多重数据通路,这种 多时钟FPGA 设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟 设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何 进行布线,本文将对这些设计策略深入阐述。-Using FPGA to achieve large-scale design, may need to run the FPGA with multiple clocks to mult
<张小琛> 在 2025-06-19 上传 | 大小:170kb | 下载:0
« 1 2 ... .30 .31 .32 .33 .34 24735.36 .37 .38 .39 .40 ... 33928 »

源码中国 www.ymcn.org