资源列表
[单片机(51,AVR,MSP430等)] pwmaCAP
说明:采用TI M4芯片的PWM模块产生频率,并用CAP模块对频率进行捕捉,进行实时监控。-The PWM module of TI M4 chip is used to generate frequency, and the frequency is captured by the CAP module.<blueswang> 在 2025-10-06 上传 | 大小:2.39mb | 下载:0
[单片机(51,AVR,MSP430等)] 16BITPWMCAP
说明:采用TI M4芯片,利用捕捉方式对输入频率进行高精度测量。捕捉频率上升沿脉冲时间,进行频率计算。-Using TI M4 chip, the input frequency is measured by using the method of capture. To catch the rising frequency of the pulse time, frequency calculation.<blueswang> 在 2025-10-06 上传 | 大小:673kb | 下载:0
[单片机(51,AVR,MSP430等)] rx8025
说明:采用TI M3 芯片的I2C 模块的轮询方式对rx8025时钟芯片进行数据交换。实时对时间进行更新。-Using module polling mode of TI M3 I2C chip for rx8025 clock chip data exchange. Update time in real time<blueswang> 在 2025-10-06 上传 | 大小:7kb | 下载:0
[单片机(51,AVR,MSP430等)] SD-SPI
说明:西门子MC52I用单片机时,AT命令,上网全过程-Siemens MC52I when MCU, AT command, the whole process of the Internet<jack> 在 2025-10-06 上传 | 大小:43kb | 下载:0
[单片机(51,AVR,MSP430等)] ADC-LED
说明:ADC-IN0-Voltage-数码管显示ADC电压大小测试程序-ADC-IN0-Voltage- digital display test program ADC voltage magnitude<jack> 在 2025-10-06 上传 | 大小:52kb | 下载:0
[单片机(51,AVR,MSP430等)] LCD12864-12864
说明:LCD12864-Picture-12864图片显示LCD-LCD12864-Picture-12864 image display LCD<jack> 在 2025-10-06 上传 | 大小:31kb | 下载:0
[单片机(51,AVR,MSP430等)] READ-BMP-
说明:READ-BMP-读取SD卡中图片在TFT彩屏中显示测试程序-READ-BMP- read SD card image displayed in the TFT color screen in the test program<jack> 在 2025-10-06 上传 | 大小:144kb | 下载:0
[单片机(51,AVR,MSP430等)] EEPROM2416-EEPROM
说明:EEPROM2416-EEPROM读写测试程序-EEPROM 2416-EEPROM read and write test procedures<jack> 在 2025-10-06 上传 | 大小:52kb | 下载:0
[VHDL编程] srl2pal
说明:数据流串并转换的实现方法多种多样,根据数据的排序和数量的要求,可以选用移位寄存器、RAM等来实现。对于数据量比较小的设计来说,可以使用移位寄存器完成串并转换;对于排列顺序有规定的串并转换,可以用case语句判断实现;对于复杂的串并转换,还可以用状态机实现-Serial data stream and converts a variety of implementations, according to the sort and quantity of data requirements, you<一哥> 在 2025-10-06 上传 | 大小:18kb | 下载:0
[VHDL编程] syn_rst
说明:指定同步复位时, always的敏感表中仅有时钟沿信号,仅仅当时钟沿采到同步复位的有效电平时,才会在时钟沿到达时刻进行复位操作-Specifies synchronous reset, always sensitive to the table is just a clock edge signal only when the clock along to pick active level synchronous reset, the clock edge arrival time will<一哥> 在 2025-10-06 上传 | 大小:30kb | 下载:0
[VHDL编程] if_single
说明:所以从语法上讲,多if语句(if... if… if…)可以建模具有优先级的条件判断结构;而单if语句(if...else if…else if…)和case语句可用于建模不带优先级的条件判断。但是随着综合工具优化能力的不断增强,新型的综合工具大多时候会自动优化掉优先级结构,以减少芯片面积,提高时序性能。另外,条件结构的综合结果是否带有优先级不但取决于综合工具的类型和版本,还和目标器件或目标库有直接关系-Therefore, grammatically, and more if statemen<一哥> 在 2025-10-06 上传 | 大小:294kb | 下载:0