资源列表

« 1 2 ... .58 .59 .60 .61 .62 33563.64 .65 .66 .67 .68 ... 33928 »

[VHDL编程complexadder

说明:32位复数加法器,利用ISE里的float IP核-32 complex adder, using the ISE in the float IP core
<徐天伟> 在 2025-05-22 上传 | 大小:1kb | 下载:0

[DSP编程APF

说明:Low-pass filter 可自行調整延遲角度-Low-pass filter
<kobe> 在 2025-05-22 上传 | 大小:1kb | 下载:0

[其他嵌入式/单片机内容KalmanFilter-Arduino

说明:Kalman Filter code for Arduino 1.0.5
<Umut > 在 2025-05-22 上传 | 大小:1kb | 下载:0

[单片机(51,AVR,MSP430等)f100Hz0.2

说明:51单片机100Hz发生器,帮网友编写的-51 Single- Chip Microcomputer 100Hz generator
<He> 在 2025-05-22 上传 | 大小:1kb | 下载:0

[VHDL编程acc

说明:This code has function to accumulate
<Thinh> 在 2025-05-22 上传 | 大小:1kb | 下载:0

[VHDL编程rrc

说明:This code implement rrc filter
<Thinh> 在 2025-05-22 上传 | 大小:1kb | 下载:0

[VHDL编程addsub

说明:This code implement add or sub between 2 number
<Thinh> 在 2025-05-22 上传 | 大小:1kb | 下载:0

[VHDL编程adder

说明:This code implement add between 2 number
<Thinh> 在 2025-05-22 上传 | 大小:1kb | 下载:0

[VHDL编程cordic_base_j

说明:This code implement a interation in cordic pipelline
<Thinh> 在 2025-05-22 上传 | 大小:1kb | 下载:0

[VHDL编程grantyz

说明:4倍频鉴相功能模块,利用Verilog hdl语言编写的-4x phase function module using Verilog hdl language
<王驰远> 在 2025-05-22 上传 | 大小:1kb | 下载:0

[VHDL编程divider

说明:使用模为2N+1的计数器,让输出时钟在X-1(X在0到2N-1之间)和2N时各翻转一次,则可得到奇数分频器,但是占空比并不是50 -The use of modulo 2N+1 counter, let the output clock in the X-1 (X between 0 and 2N-1) and 2N of the turning once, then can get the odd divider, but the d
<houxili> 在 2025-05-22 上传 | 大小:1kb | 下载:0

[其他嵌入式/单片机内容GSM

说明:This source help arduino to connect with a gsm shiled
<tikagnus> 在 2025-05-22 上传 | 大小:1kb | 下载:0
« 1 2 ... .58 .59 .60 .61 .62 33563.64 .65 .66 .67 .68 ... 33928 »

源码中国 www.ymcn.org