资源列表

« 1 2 ... .43 .44 .45 .46 .47 31548.49 .50 .51 .52 .53 ... 33928 »

[微处理器(ARM/PowerPC等)dvdSearch

说明:碟机Search流程说明 Search过程中,主要涉及到的问题是Search(搜索) 和Match(匹配),其目的就是能够准确地给光头定位。如果匹配才算是成功的?要跳转多少个Track(信迹)才能到目的位置,以及这些跳转指令又是如何?等等诸如此类的问题都将该文档中有详细的解释说明。在koala这个项目中,当 Servo不在做顺序读取,而因为某些特定目的要求需要做跳转读取,这时就需要用到Search功能,快速跳转至指定位置读取数据。比如说歌曲跳转,当播放完前一首歌时,开始播放下一首歌时,必须快
<王迪> 在 2025-10-01 上传 | 大小:32kb | 下载:0

[单片机(51,AVR,MSP430等)1modbusslave

说明:modbus modbus -modbus connection modbus connection modbus connection
<> 在 2025-10-01 上传 | 大小:41kb | 下载:0

[嵌入式/单片机编程st_11

说明:cpld状态及设计。 很好的文章。 要设计vhdl状态机的话,最好看看。-cpld state and design. Good paper. Vhdl to design the state machine, the best look.
<wang> 在 2025-10-01 上传 | 大小:111kb | 下载:0

[单片机(51,AVR,MSP430等)xiyji

说明:AT89C2051单片机全自动洗衣机程序-AT89C2051 procedures automatic washing machines
<罗生> 在 2025-10-01 上传 | 大小:2kb | 下载:0

[单片机(51,AVR,MSP430等)KEIL_C51

说明:KEIL C51支持的完整芯片列表 KEIL C51支持的完整芯片列表-KEIL C51 support the integrity chip list KEIL C51 support the integrity chip list
<> 在 2025-10-01 上传 | 大小:8kb | 下载:0

[VHDL编程9.1_ONE_PULSE

说明:基于Verilog-HDL的硬件电路的实现 9.1 简单的可编程单脉冲发生器   9.1.1 由系统功能描述时序关系   9.1.2 流程图的设计   9.1.3 系统功能描述   9.1.4 逻辑框图   9.1.5 延时模块的详细描述及仿真   9.1.6 功能模块Verilog-HDL描述的模块化方法   9.1.7 输入检测模块的详细描述及仿真   9.1.8 计数模块的详细描述   9.1.9 可编程单脉冲发生器的系统仿真
<宁宁> 在 2025-10-01 上传 | 大小:4kb | 下载:0

[VHDL编程9.2_LCD_PULSE

说明:基于Verilog-HDL的硬件电路的实现 9.2 具有LCD显示单元的可编程单脉冲发生器   9.2.1 LCD显示单元的工作原理   9.2.2 显示逻辑设计的思路与流程   9.2.3 LCD显示单元的硬件实现   9.2.4 可编程单脉冲数据的BCD码化   9.2.5 task的使用方法   9.2.6 for循环语句的使用方法   9.2.7 二进制数转换BCD码的硬件实现   9.2.8 可编程单脉冲发生器与显示单元的接口
<宁宁> 在 2025-10-01 上传 | 大小:5kb | 下载:0

[微处理器(ARM/PowerPC等)EasyJTAGV106

说明:为EasyARM仿真器驱动程序 V1.06版本-to EasyARM Driver Simulator Version V1.06
<五十化> 在 2025-10-01 上传 | 大小:44kb | 下载:0

[VHDL编程9.3_Pulse_Counter

说明:基于Verilog-HDL的硬件电路的实现 9.3 脉冲计数与显示   9.3.1 脉冲计数器的工作原理   9.3.2 计数模块的设计与实现   9.3.3 parameter的使用方法   9.3.4 repeat循环语句的使用方法   9.3.5 系统函数$random的使用方法   9.3.6 脉冲计数器的Verilog-HDL描述   9.3.7 特定脉冲序列的发生   9.3.8 脉冲计数器的硬件实现 -based on V
<宁宁> 在 2025-10-01 上传 | 大小:4kb | 下载:0

[VHDL编程9.4_PULSE_FRE

说明:基于Verilog-HDL的硬件电路的实现 9.4 脉冲频率的测量与显示   9.4.1 脉冲频率的测量原理   9.4.2 频率计的工作原理   9.4.3 频率测量模块的设计与实现   9.4.4 while循环语句的使用方法   9.4.5 门控信号发生模块的设计与实现   9.4.6 频率计的Verilog-HDL描述   9.4.7 频率计的硬件实现 -based on Verilog-HDL hardware Circuit of
<宁宁> 在 2025-10-01 上传 | 大小:2kb | 下载:0

[VHDL编程9.5_PULSE_WIDTH

说明:基于Verilog-HDL的硬件电路的实现 9.5 脉冲周期的测量与显示   9.5.1 脉冲周期的测量原理   9.5.2 周期计的工作原理   9.5.3 周期测量模块的设计与实现   9.5.4 forever循环语句的使用方法   9.5.5 disable禁止语句的使用方法   9.5.6 时标信号发生模块的设计与实现   9.5.7 周期计的Verilog-HDL描述   9.5.8 周期计的硬件实现   9.5.9 周期测
<宁宁> 在 2025-10-01 上传 | 大小:5kb | 下载:0

[VHDL编程9.6_PULSE_Level

说明:基于Verilog-HDL的硬件电路的实现 9.6 脉冲高电平和低电平持续时间的测量与显示   9.6.1 脉冲高电平和低电平持续时间测量的工作原理   9.6.2 高低电平持续时间测量模块的设计与实现   9.6.3 改进型高低电平持续时间测量模块的设计与实现   9.6.4 begin声明语句的使用方法   9.6.5 initial语句和always语句的使用方法   9.6.6 时标信号发生模块的设计与实现   9.6.7 脉冲高低电平持续
<宁宁> 在 2025-10-01 上传 | 大小:5kb | 下载:0
« 1 2 ... .43 .44 .45 .46 .47 31548.49 .50 .51 .52 .53 ... 33928 »

源码中国 www.ymcn.org