资源列表

« 1 2 ... .60 .61 .62 .63 .64 665.66 .67 .68 .69 .70 ... 4310 »

[VHDL编程calculator_vhdl

说明:Design PC calculator controlled by PC, using FPGA .PC and FPGA are connected by USB. -Design PC calculator controlled by PC, using FPGA .PC and FPGA are connected by USB.
<song> 在 2025-06-11 上传 | 大小:3.34mb | 下载:0

[VHDL编程VHDLtraining

说明:VHDL语言入门教学,比较全。适合入门的人看。-VHDL training
<chenjiwei> 在 2025-06-11 上传 | 大小:1.5mb | 下载:0

[VHDL编程can_verilog

说明:基于verilog开发的 can 接口 IP 核已经调试通过附有说明-can ip
<wangli> 在 2025-06-11 上传 | 大小:44kb | 下载:0

[VHDL编程verilog_HDL_examples

说明:本书介绍了大量verilog HDL程序设计的实例,对于verilog语言学习者和从事相关工作的工程师来说,都有一定的学习和参考价值。-The book introduced the verilog HDL programming a large number of examples, the verilog language learners and engineers engaged in related work both in terms of learning and a certai
<> 在 2025-06-11 上传 | 大小:111kb | 下载:0

[VHDL编程DE2_NIOS_DEVICE_LED

说明:Altera FPGA 上利用nios嵌入式处理器实现USB的通信控制-Altera FPGA embedded processor nios use USB communication to achieve control
<秦宜> 在 2025-06-11 上传 | 大小:3.86mb | 下载:0

[VHDL编程direct_implementation

说明:VHDL 实现 有限冲击响应滤波器的设计(直接式)-VHDL realization of finite impulse response filter design (direct)
<秦宜> 在 2025-06-11 上传 | 大小:1kb | 下载:0

[VHDL编程distributed_implementation

说明:VHDL 实现 有限冲击响应滤波器的设计(分布式)-VHDL realization of finite impulse response filter design (distributed)
<秦宜> 在 2025-06-11 上传 | 大小:1kb | 下载:0

[VHDL编程serial_implementation

说明:VHDL 实现 有限冲击响应滤波器的设计(串行式)-VHDL realization of finite impulse response filter design (Serial)
<秦宜> 在 2025-06-11 上传 | 大小:1kb | 下载:0

[VHDL编程8-bit-Multiplier

说明:一种基于加法器树方法的8为乘法器的VHDL源码,该方法虽然相对占有资源多,但仿真快-VHDLSourceProgramof8-bit-Multiplier
<杨波> 在 2025-06-11 上传 | 大小:1kb | 下载:0

[VHDL编程FirFilter

说明:对称型线性相位FIR滤波器的VHDL源程序,比直接型FIR滤波器速度快一半-VHDLSourceProgramofFirFilter
<杨波> 在 2025-06-11 上传 | 大小:1kb | 下载:0

[VHDL编程div8

说明:分频系数为8,分频输出信号占空比为50 的分频器-Frequency factor of 8, sub-frequency output signal duty cycle to 50 of the prescaler
<Moskey> 在 2025-06-11 上传 | 大小:106kb | 下载:0

[VHDL编程CPU

说明:实现简单CPU功能的源码,可以实现加减乘除和移位功能,VHDL代码,程序运行在MAX PULS和Quartua上。-The purpose of this project is to design and simulate a parallel output controller (POC) which acts an interface between system bus and printer. The Altera’s Maxplus Ⅱ EDA tool is recommended
<灿烂六月> 在 2025-06-11 上传 | 大小:4.28mb | 下载:0
« 1 2 ... .60 .61 .62 .63 .64 665.66 .67 .68 .69 .70 ... 4310 »

源码中国 www.ymcn.org