资源列表

« 1 2 ... .87 .88 .89 .90 .91 192.93 .94 .95 .96 .97 ... 4310 »

[VHDL编程FFT_VHDL_code

说明:这是VHDL关于FFT的源代码,欢迎大家下载使用。-This is the VHDL source code on the FFT welcome everyone download.
<张三> 在 2025-06-24 上传 | 大小:29kb | 下载:0

[VHDL编程VHDL_block

说明:这是关于VHDL模块的源代码,欢迎大家下载使用。-This is the module on the VHDL source code, welcomed the U.S. download.
<张三> 在 2025-06-24 上传 | 大小:131kb | 下载:0

[VHDL编程8_8_FIFO_VHDL

说明:这是关于VHDL的8*8FIFO源代码,欢迎大家下载使用-This is about 8* 8FIFO The VHDL source code, welcomed everyone to download use
<张三> 在 2025-06-24 上传 | 大小:1kb | 下载:0

[VHDL编程CAD

说明:这是关于VHDL状态机的源代码,欢迎大家下载使用-This is a state machine on the VHDL source code are welcome to download the use of U.S.
<张三> 在 2025-06-24 上传 | 大小:1kb | 下载:0

[VHDL编程sport_CAD

说明:这是关于VHDL运动表状态机的源代码,欢迎大家下载使用-This is the Sport on the state machine VHDL source code, welcomed everyone to download use
<张三> 在 2025-06-24 上传 | 大小:1kb | 下载:0

[VHDL编程DSPCompress

说明:Quartus ii下dspcompress的文件-Quartus ii documents under dspcompress
<惠凯> 在 2025-06-24 上传 | 大小:1kb | 下载:0

[VHDL编程zbt_verilog_xilinx

说明:ZBT SRAM控制器参考设计,ZBT SRAM是一种高速同步SRAM)-ZBT SRAM controller reference design, ZBT SRAM is a high-speed synchronous SRAM)
<shang808> 在 2025-06-24 上传 | 大小:7kb | 下载:0

[VHDL编程GFEMultiplierTaps

说明:用于生成GF(2^m)有限域中乘法器的Verilog HDL源文件的C程序-Used to generate GF (2 ^ m) limited domain Multiplier Verilog HDL source file of C program
<ChenQiu> 在 2025-06-24 上传 | 大小:195kb | 下载:0

[VHDL编程GFEConsMulTaps

说明:用于生成GF(2^m)有限域中常数乘法器的Verilog HDL源文件的C程序-Used to generate GF (2 ^ m) limited domain constant multiplier Verilog HDL source files of C procedures
<ChenQiu> 在 2025-06-24 上传 | 大小:168kb | 下载:0

[VHDL编程GFEInvertor

说明:用于生成GF(2^m)有限域元素求逆器的Verilog HDL源文件的C程序-Used to generate GF (2 ^ m) finite field element inversion
<ChenQiu> 在 2025-06-24 上传 | 大小:169kb | 下载:0

[VHDL编程ram_test

说明:实现cpld 外挂存储器,并实时测试内存的好坏.可嵌入到系统中-CPLD realize plug memory, and real-time test of good or bad memory. Can be embedded into the system
<曾工> 在 2025-06-24 上传 | 大小:1kb | 下载:0

[VHDL编程sjb

说明:FPGA或CPLD与DAC(DAC0832),这个源代码是产生一个三角波,还带有仿真,精度是8位。-FPGA or CPLD with DAC (DAC0832), the source code is a triangular wave, but also with the simulation, the precision is 8.
<刘光钦> 在 2025-06-24 上传 | 大小:53kb | 下载:0
« 1 2 ... .87 .88 .89 .90 .91 192.93 .94 .95 .96 .97 ... 4310 »

源码中国 www.ymcn.org