资源列表
[VHDL编程] tiny16cpu_maxII
说明:这个是专门用在ALtera第二代PLD MAXII上的16位微处理器IP核,文档齐全-this is the ALtera devoted second-generation PLD MAXII on the 16-bit microprocessor IP core, complete documentation<李无志> 在 2025-06-06 上传 | 大小:235kb | 下载:0
[VHDL编程] manchester_verilog
说明:这时manchesite编码,VERILOG语言,VHDL的找本站我发的帖子-manchesite time coding, VERILOG language, VHDL I find a site in a posting<李无志> 在 2025-06-06 上传 | 大小:9kb | 下载:0
[VHDL编程] alu
说明:硬件设计vhdl_cpu1,1. You may copy and distribute verbatim copies of this core, as long -- as this file, and the other associated files, remain intact and -- unmodified. Modifications are outlined below.-hardware design vhdl_cpu1, 1. You may copy and dist<江浩> 在 2025-06-06 上传 | 大小:1kb | 下载:0
[VHDL编程] regs
说明:3. Distribution of this core must be free of charge. Charging is -- allowed only for value added services. Value added services -- would include copying fees, modifications, customizations, and -- inclusion in other products.-3. Distribution of this<江浩> 在 2025-06-06 上传 | 大小:2kb | 下载:0
[VHDL编程] dram
说明:4. If a modified source code is distributed, the original unmodified -- source code must also be included (or a link to the Free IP web -- site). In the modified source code there must be clear -- identification of the modified version.-4. If a modif<江浩> 在 2025-06-06 上传 | 大小:1kb | 下载:0
[VHDL编程] 1032yiwei_new
说明:CPLD LATTICE1032测试模式代码-CPLD LATTICE1032 test model code<冯达> 在 2025-06-06 上传 | 大小:2kb | 下载:0
[VHDL编程] FIR低通滤波器部分模块
说明:一个FIR低通滤波器,最小阻带衰减-30db,带内波动小于1db.用MAXPLUS2设计与仿真。-This is a FIR LPF, with-30dB in stop-band and sigma is less than 1dB. It is designed and simulated on MAXPLUS2.<吴健宇> 在 2025-06-06 上传 | 大小:5kb | 下载:0
[VHDL编程] 数字电子钟
说明:数字电子钟 此数字电子钟具有的功能包括: 1. 计时,时、分、秒显示; 2. 十二小时与二十四小时之间的转换; 3. 上下午显示; 4. 对时、分、秒的校时功能; 5. 跑表功能。-digital electronic clock this digital electronic clock with functions include : 1. Time, hours, minutes and seconds display; 2. 12 hours with 24 hours of conve<吴健宇> 在 2025-06-06 上传 | 大小:7kb | 下载:0
[VHDL编程] 数字锁相环
说明:PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF-digital phase-locked loop PLL design source, in which Fi is the input frequency (receive data), Fo (Q5) is the local output frequency.<于洪彪 > 在 2025-06-06 上传 | 大小:122kb | 下载:0
[VHDL编程] NO_2_ColorLight
说明:这个是vhdl的彩灯实例程序,里面涵盖了48种的彩灯变化,通过了maxplus的验证,并且在机上实验通过-this is the Lantern example VHDL procedures inside covers 48 species of Carnival changes adopted maxplus certification, and the plane through experiments<何蓥> 在 2025-06-06 上传 | 大小:101kb | 下载:0