资源列表

« 1 2 ... .66 .67 .68 .69 .70 2971.72 .73 .74 .75 .76 ... 4310 »

[VHDL编程20k400f672.bsd

说明:apex20k boundary scan program
<henry> 在 2025-06-20 上传 | 大小:15kb | 下载:0

[VHDL编程bch

说明:Experimental report VHDL VHDL verilog rs flip-flop experiment experimental report VHDL VHDL verilog rs flip-flop experiment
<santhu> 在 2025-06-20 上传 | 大小:15kb | 下载:0

[VHDL编程RGB2HSV

说明:RGB2HSV converter is converting Red , Green, Blue to HSV
<moura> 在 2025-06-20 上传 | 大小:15kb | 下载:0

[VHDL编程multiplier

说明:
<lurker> 在 2025-06-20 上传 | 大小:15kb | 下载:0

[VHDL编程VHDL

说明:本代码为用VHDL语言设计实现加法器、减法器、乘法器,并提供了模块图,进行了波形仿真。-This code is for the use of VHDL Language Design and Implementation of adder, subtracter, multiplier, and provides a block diagram carried out a wave simulation.
<张霄> 在 2025-06-20 上传 | 大小:15kb | 下载:0

[VHDL编程derotator

说明:derotator for qam with sin and cos lut
<cyberia> 在 2025-06-20 上传 | 大小:15kb | 下载:0

[VHDL编程DA

说明:采用Verilog在FPGA上实现一阶Σ-Δ DAC,仿真和实际验证都正确,基本可以达到16位DAC的信噪比
<陈阳> 在 2025-06-20 上传 | 大小:15kb | 下载:0

[VHDL编程fir_filter

说明:
<jin> 在 2025-06-20 上传 | 大小:15kb | 下载:0

[VHDL编程sd_slave_device

说明:verilog source code for SD card SLAVE DEVICE IP-Core
<Antti Lukats> 在 2025-06-20 上传 | 大小:15kb | 下载:1

[VHDL编程AD_CNTR4.4a

说明:该程序是用vhdl控制max125进行ad转换的程序,已经在本人的板上调试通过。对于用vhdl编写ad转换程序有一定的参考价值。-The program is vhdl control max125 for ad conversion process, has been through in my board debug. Ad for the preparation of the conversion process using vhdl some reference value.
<lwj> 在 2025-06-20 上传 | 大小:15kb | 下载:1

[VHDL编程DigitalWatch

说明:Digital watch write in Verilog HDL language simulate the real clock in Atera DE2 development board
<minh> 在 2025-06-20 上传 | 大小:15kb | 下载:0

[VHDL编程upscdq

说明:充电器,应用电压判断对选择恒压恒流涓流模式进行选择-chongqian
<充电器> 在 2025-06-20 上传 | 大小:15kb | 下载:0
« 1 2 ... .66 .67 .68 .69 .70 2971.72 .73 .74 .75 .76 ... 4310 »

源码中国 www.ymcn.org