文件名称:BasedonCPLDFPGAsuchasthefrequencyaccuracyofthedesi
下载
别用迅雷、360浏览器下载。
如迅雷强制弹出,可右键点击选“另存为”。
失败请重下,重下不扣分。
如迅雷强制弹出,可右键点击选“另存为”。
失败请重下,重下不扣分。
介绍说明--下载内容均来自于网络,请自行研究使用
基于CPLD/FPGA的可编程逻辑器件,借助单片机AT89C51;利用标准频率50~100MHz的周期信号实现系统计数的等精度测量技术。同时采用闸门测量技术完成脉宽,占空比的测量。-Based on CPLD/FPGA programmable logic devices, with single-chip microcomputer AT89C51 using a standard 50 ~ 100MHz frequency of the periodic signal, such as counting the realization of the system measurement accuracy. Measurement techniques used to complete the gate pulse width, duty cycle measurements.相关搜索: VHDL
占空比
测量
FPGA
占空比
测量
FPGA
(系统自动生成,下载前可以参看下载内容)
下载文件列表
BasedonCPLD FPGAsuchasthefrequencyaccuracyofthedesign.pdf