搜索资源列表
CPU
- 这是门禁系统CPU原理图,希望能帮助那些需要帮助的人-This is the CPU access control system schematic diagram, hoping to help those in need of help
Chapter6-9
- 第六章到第九章的代码 本书通过100多个模块实例,详细地讲解了Verilog HDL程序设计语言,全书共分13章,内容涉及VerilogHDL语言基本概念、建模、同步设计、异步设计、功能验证等,实例包括各种加法器/计数器、乘法器/除法器、编码器/译码器、状态机、SPIMaster Controller、I2C Master controller、CAN ProtocolController、Memory模块、JPEG图像压缩模
Chapter11-13
- 第十一章到第十三章的代码 本书通过100多个模块实例,详细地讲解了Verilog HDL程序设计语言,全书共分13章,内容涉及VerilogHDL语言基本概念、建模、同步设计、异步设计、功能验证等,实例包括各种加法器/计数器、乘法器/除法器、编码器/译码器、状态机、SPIMaster Controller、I2C Master controller、CAN ProtocolController、Memory模块、JPEG图像压
temperaturesheji
- 以Intel 8086CPU为主控制器,设计出具有测量和报警功能的温度控制系统,且温度输出采用数字LCD显示,与传统的温度计相比,具有读数方便,测温范围广,测温准确等优点,可用于科研实验室使用;运用所学基础知识,由实验箱电位器旋钮模拟外部温度传感器(输入为0-100℃),AD0809转换芯片实现模拟量与数字量的转换,选通8255A、74LS273接口芯片扩展CPU并行接口,结合中文液晶显示模块ocmj2*8LCD实现温度可观性,且采用8
cpuspeed
- cpuspeed.zip Get cpu speed, info etc...usefu-cpuspeed.zip Get cpu speed, info etc...usefull
CPUID
- this will help to get the CPU Information, like ID type etc
cpuid_delphi
- read cpu id in delphi platform
8bit_RISC_CPU_RTL_Code
- 8位RISC CPU 内核源码(VERILOG版)-8 bit RSIC CPU RTL code(Verilog)
vcgetMac
- VC++获取网卡MAC、硬盘序列号、CPU+ID、BIOS编号-get mac code and the bios
CPU_T=0
- CPU卡中T=0通讯协议的分析与实现,介绍智能卡中通用协议-CPU cards T = 0 communication protocol analysis and implementation, introducing a common protocol for smart card
OS
- 操作系统课程中的CPU进程调度小实验 其中包含了内存的分配问题-Operating in the CPU process scheduling program small experiments which contains memory allocation problem
CPUFSB
- 通過CPU的RDMSR讀取CPU的Front Side Bus的Speed-CPU through the CPU-RDMSR read the Speed of Front Side Bus
CpuUsageExample
- CPU使用率的图形化直观表示,来表示当前CPU使用情况。-CPU utilization of the graphical visual representation to indicate the current CPU usage.
os
- 操作系统实验的题目 cpu的进程调度的模拟-Experimental process of the operating system cpu scheduling simulation
CPUyibiao
- 非常漂亮的用仪表盘的形式显示CPU和内存占用,有完善源码-With the instrument panel display CPU occupancy
jinchengdiaodu
- 编写并调试一个模拟的进程调度程序,采用“最高优先数优先”调度算法对五个进程进行调度。 “最高优先数优先”调度算法的基本思想是把CPU分配给就绪队列中优先数最高的进程。 静态优先数是在创建进程时确定的,并在整个进程运行期间不再改变。 动态优先数是指进程的优先数在创建进程时可以给定一个初始值,并且可以按一定原则修改优先数。例如 :在进程获得一次CPU后就将其优先数减少1。或者,进程等待的时间超过某一时限时增
cpu_16bit
- design cpu 16 bits by verilog HDL.
CPU
- 操作系统模拟的一部分 cpu源码-operational system
getid
- 通过一个别人提供的VCdll获得硬盘ID和CPU序列号-VCdll provided by others to obtain a hard disk ID and the CPU serial number
8bitRISCCPU
- 8bit RISC cpu 设计资料 包含夏宇闻老师的教程第8章-8bit RISC cpu design