搜索资源列表

  1. nios_dds

    0下载:
  2. 采用Altera的NIOS内核,配合独立的累加器,实现了正弦波,三角波,锯齿波和方波的DDS产生电路,系统时钟最高可达120MHz,配合高速DAC,可产生最高约40MHz左右的波形-Using Altera' s NIOS core, with a separate accumulator, to achieve a sine wave, triangle wave, sawtooth and square wave genera
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-03
    • 文件大小:3113984
    • 提供者:Tomy Lee

源码中国 www.ymcn.org