搜索资源列表

  1. 多功能数字钟设计

    0下载:
  2. 我做课程设计时候所设计出的数字钟电路,实现分、秒计时,异步复位、暂停功能,已经在板子上面实现。和大家分享,一起进步!
  3. 所属分类:VHDL编程

    • 发布日期:2010-10-15
    • 文件大小:182477
    • 提供者:chenlu1986
  1. data-shuzizhong

    0下载:
  2. 此文件是本人设计的一个多功能数字钟的详细资料,现供大家参考.-I designed a multi-function digital clock detailed information is available for your reference.
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2024-05-18
    • 文件大小:25600
    • 提供者:
  1. dszsj

    0下载:
  2. 多功能数字钟设计,对大家一定会有帮助的,请回贴哦-multifunction digital clock design, we will certainly be of help, please unidentified oh
  3. 所属分类:TreeView控件

    • 发布日期:2024-05-18
    • 文件大小:86016
    • 提供者:嗜好
  1. MSC51

    0下载:
  2. 单片机MSC51设计的5个源程序:1、数据排序2、多功能数字钟设计3、P1口循环亮灯设计4、脉冲计数器5、8250芯片串口扩展。另附程序详细介绍。 -microcontroller design MSC51 five sources : 1, 2 ranking data, multi-function digital clock design 3, I P1 lighting design cycle 4, pulse count
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2024-05-18
    • 文件大小:380928
    • 提供者:carll
  1. NumClock

    0下载:
  2. 基于Altera公司系列FPGA(Cyclone EP1C3T144C8)、Verilog HDL、MAX7219数码管显示芯片、4X4矩阵键盘、TDA2822功放芯片及扬声器等实现了《电子线路设计• 测试• 实验》课程中多功能数字钟实验所要求的所有功能和其它一些扩展功能。包括:基本功能——以数字形式显示时、分、秒的时间,小时计数器为同步24进制,可手动校时、校分;扩展功能——仿广播电台正点报时,任意时刻闹钟(选做)
  3. 所属分类:VHDL编程

    • 发布日期:2024-05-18
    • 文件大小:23552
    • 提供者:田世坤
  1. SIJTQ6tQ

    0下载:
  2. 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 一、 功能说明 已完成功能 1. 完成秒/分/时的依次
  3. 所属分类:压缩解压

    • 发布日期:2024-05-18
    • 文件大小:677888
    • 提供者:luoliang
  1. duogongnengdianzishuzizhong

    0下载:
  2. 多功能电子数字钟vhdl 计算机专业课程设计必备-Multi-function electronic digital clock VHDL Computer Science curriculum design must
  3. 所属分类:其他小程序

    • 发布日期:2024-05-18
    • 文件大小:43008
    • 提供者:李久鑫
  1. VerilogHDL_clock

    0下载:
  2. 基于Verilog HDL设计的多功能数字钟,有兴趣的-Verilog HDL-based design of multi-function digital clock, interested
  3. 所属分类:VHDL编程

    • 发布日期:2024-05-18
    • 文件大小:38912
    • 提供者:沈三思
  1. verilog1

    0下载:
  2. 基于FPGA的多功能数字钟Verilog设计2007-06-17 21:06基本功能: 1.具有时、分、秒计数显示功能(6位数码管构成),以24小时循环为计时基准。 2. 具有调节小时、分钟的功能。 3.具有整点报时功能,整点报时的同时数码管显示闪烁提示。 -err
  3. 所属分类:VHDL编程

    • 发布日期:2024-05-18
    • 文件大小:8192
    • 提供者:
  1. petyfer.RAR

    0下载:
  2. 【设计题目】 多功能数字钟的设计 【设计目的】 1掌握数字系统的分析和设计方法 2能够熟练的、合理的选用集成电路器件 3熟悉EWB软件的使用。 【设计指标及要求】 设计一个多功能数字钟,以一昼夜24小时为一个计数周期。准确计时,具有“时”“分”“秒”数字显示。整点能自动打点、报时。要求报时声响四低一高,最后一响为整点。具有校时功能。要求电路主要采用中小规模CMOS集成电路。要求电路尽量简化,并选用同类型的
  3. 所属分类:软件工程

    • 发布日期:2024-05-18
    • 文件大小:197632
    • 提供者:petyfer
  1. dpjshuzizhong

    0下载:
  2. 本论文详细介绍了多功能数字钟的设计,使读者快速了解。-This paper details the design of multi-function digital clock, so that readers gain a quick understanding.
  3. 所属分类:汇编语言

    • 发布日期:2024-05-18
    • 文件大小:51200
    • 提供者:ss
  1. av

    0下载:
  2. 多功能数字钟的设计。要求:使用单片机实现智能数字钟,应该具有以下功能: 1,能动态显示年月日、时分秒(用LCD液晶显示),误差小于±10%; 2,具有闹钟功能; 3,重要事件提醒功能; 4,液晶显示具有反显选择功能。 摘 要 多功能数字钟在电子产品的研发和制造中占有很重要的位置,其主要功能在于能动态显示时间,并且具有闹钟和重要事件提醒等多种功能,用途广泛,意义深远。本次课程设计规定使用单片机制作一个简易的多
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2024-05-18
    • 文件大小:4096
    • 提供者:
  1. multifunction_digital_clock_based_on_fpga

    0下载:
  2. 基于FPGA的多功能数字钟的设计与实现 内附有详尽的Verilog HDL源码,其功能主要有:时间设置,时间显示,跑表,分频,日期设置,日期显示等-FPGA-based multi-functional Digital Clock Design and Implementation of typhoons and rainstorms are detailed Verilog HDL source code, its functions
  3. 所属分类:VHDL编程

    • 发布日期:2024-05-18
    • 文件大小:3293184
    • 提供者:
  1. shuzidianzizhong

    0下载:
  2. 设计一个多功能数字钟,以一昼夜24小时为一个计数周期。准确计时,具有“时”“分”“秒”数字显示。整点能自动打点、报时。要求报时声响四低一高,最后一响为整点。具有校时功能。要求电路主要采用中小规模CMOS集成电路。要求电路尽量简化,并选用同类型的器件。在EWB电子工作平台上进行电路的设计和计算机仿真。-The design of a multi-function digital clock, 24 hours a day for a cy
  3. 所属分类:其他小程序

    • 发布日期:2024-05-18
    • 文件大小:337920
    • 提供者:陈龙
  1. tftff

    0下载:
  2. 多功能数字钟的设计,利用一块芯片完成除时钟源、按键、扬声器和显示器-Multi-function digital clock design, the use of a chip can be completed in addition to the clock source, buttons, speakers and monitors
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2024-05-18
    • 文件大小:348160
    • 提供者:S__G__J
  1. CLOCK

    0下载:
  2. 文通过ALTERA公司的quartus II软件,用Verilog HDL语言完成多功能数字钟的设计。主要完成的功能为:计时功能,24小时制计时显示;通过七段数码管动态显示时间;校时设置功能,可分别设置时、分、秒;跑表的启动、停止 、保持显示和清除。-Through the ALTERA company quartus II software, using Verilog HDL language to complete the de
  3. 所属分类:其他小程序

    • 发布日期:2024-05-18
    • 文件大小:182272
    • 提供者:张保平
  1. multifunctionaldigitalclock

    0下载:
  2. 本设计采用一块单片机(AT89S52)作为多功能数字钟的控制核心,加以温度传感器、红外接收管、蜂鸣器、液晶显示器(LCD1602)、电源电路及其他电路构成。实现了时间设置、闹铃设置、闹铃开和关的功能;LCD显示小时、分钟,有AM、PM指示灯,闹钟就绪灯,闹钟到点蜂鸣器报警,220V供电基本功能。另外,本设计还实现了通过切换键盘显示现场温度,红外停止闹铃的功能。 -This design uses a single chip (AT8
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2024-05-18
    • 文件大小:62464
    • 提供者:侯侠
  1. vhd_design

    0下载:
  2. 我学习VHDL的课程设计,是多功能数字钟,有闹钟,秒表等功能,多指教-I learned VHDL course design is multi-functional digital clock, there is an alarm clock, stopwatch functions, multi-Zhi Jiao
  3. 所属分类:VHDL编程

    • 发布日期:2024-05-18
    • 文件大小:349184
    • 提供者:GUO-xc
  1. timer

    0下载:
  2. 这是一个基于FPGA设计的24时多功能数字钟,具有正常星期、时、分、秒计时,动态显示,保持、清零、快速校分、整点报时、闹钟功能。-This is an FPGA-based design of multi-function digital clock 24 hours, with a normal week, hours, minutes, seconds, timing, dynamic display, maintaining, r
  3. 所属分类:VHDL编程

    • 发布日期:2024-05-18
    • 文件大小:791552
    • 提供者:紫郢寒光
  1. Microcontrollerdigitalelectronicclock

    0下载:
  2. 本文介绍了一款基于AT89S51单片机数字钟的设计,通过多功能数字钟的设计思路,详细叙述了系统硬件、软件的具体实现过程。论文重点阐述了数字钟硬件中MCU模块、语音模块、时钟模块和相关控制模块等的模块化设计与制作;软件同样采用模块化的设计,包括中断模块、闹钟模块、语音模块、时间调整模块设计,并采用简单流通性强的C语言编写实现。本设计实现了时间与闹钟的修改功能、语音播报功能、年、月、日和星期的显示功能。并且通过对比实际的时钟,查找出了误差的
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2024-05-18
    • 文件大小:428032
    • 提供者:黄大小
« 12 3 4 »

源码中国 www.ymcn.org