查看会员资料

用 户 名:刘**

转帐 | 发送消息
  • Email:
    用户隐藏
  • Icq/MSN:
    qq
  • 电话号码:
  • Homepage:
  • 会员简介:
    这家伙很懒,什么都没留下!

最新会员发布资源

  1. DPLL

    0下载量:
  2. 对输入信号实现1.5倍频,输入数字信号频率范围 是1050~1100Hz(不一定是50 占空比的方波,并且输入信号频率可能在1050~1100Hz内缓慢变化,频率变化速率不高于小于10Hz/s),要求输出50 占空比的信号,并且频率是输入的1. 5倍,并能够连续跟踪输入频率的以及相位改变。-The input signal to achieve the 1.5 multiplier, input digital signal frequency range is 1050 ~ 1100Hz (n
  3. 所属分类:VHDL编程

    • 发布日期:2025-06-08
    • 文件大小:4096

源码中国 www.ymcn.org