资源列表
[VHDL编程] sin_en
说明:DDS 由相位增量器,相位累加器,量化器以及正余弦查找表四部分组成。 相位累加器每一周期会累加上固定的相位值,然后从查找表中找到对应的数值。-DDS by the phase increment, phase accumulator, quantizer and sine and cosine lookup table of four parts. The phase accumulator accumulates a fixed phase value for each period,<panda> 在 2025-07-24 上传 | 大小:2.59mb | 下载:0
[VHDL编程] Fibonacci
说明:(1) clkdiv 模块:对50MHz 系统时钟 进行分频,分别得到190Hz,3Hz 信号。190Hz 信号用于动态扫描模块位选信号,3Hz 信号用于fib 模块。 (2) fib 模块:依据实验原理所述Fibonacci 数列原理,用VHDL 语言实现数列 (3) binbcd14:实现二进制码到BCD 码的转换,用于数码管显示。 (4) x7segbc:采用动态扫描,使用4 位数码管依次显示Fibonacci 数列数据。 实验采用3Hz 频率来产生Fibonacci<panda> 在 2025-07-24 上传 | 大小:652kb | 下载:0
[VHDL编程] count
说明:本实验利用VHDL 硬件描述语言设计一个0~9999 的加法计数器。根据一定频率的触发 时钟,计数器进行加计数,并利用数码管进行显示,当计数到9999 时,从0 开始重新计数。 SW0 为复位开关。当开关拨至高点平时,计数器归0,当开关拨至低电平时,计数器开始计数。 该电路包括分频电路,计数器电路,二进制转BCD 码电路和数码管显示电路。-This experiment uses VHDL hardware descr iption language to design a 0 ~<panda> 在 2025-07-24 上传 | 大小:464kb | 下载:0
[VHDL编程] up_counter_8
说明:Code for 8bit up counter in Verilog<zsan> 在 2025-07-24 上传 | 大小:42kb | 下载:0
[VHDL编程] Rising_edge_detect
说明:Rise edge detect code in Verilog<zsan> 在 2025-07-24 上传 | 大小:115kb | 下载:0
[VHDL编程] decoder_38
说明:FPGA实验,基于VHDL语言的一个38译码器,实测效果非常好,请各位多多指教-FPGA experiment, based on the VHDL language a decoder 38, actual effect is very good, please advice<张鹏飞> 在 2025-07-24 上传 | 大小:113kb | 下载:0