资源列表
[VHDL编程] complexMul
说明:复数乘法器,利用ISE里的float IP核,实现了32位复数的乘法-Complex multiplier, using the ISE in the float IP core to achieve the 32 complex multiplications<徐天伟> 在 2025-06-18 上传 | 大小:1kb | 下载:0
[VHDL编程] complexadder
说明:32位复数加法器,利用ISE里的float IP核-32 complex adder, using the ISE in the float IP core<徐天伟> 在 2025-06-18 上传 | 大小:1kb | 下载:0
[VHDL编程] cordic_base_j
说明:This code implement a interation in cordic pipelline<Thinh> 在 2025-06-18 上传 | 大小:1kb | 下载:0
[VHDL编程] divider
说明:使用模为2N+1的计数器,让输出时钟在X-1(X在0到2N-1之间)和2N时各翻转一次,则可得到奇数分频器,但是占空比并不是50 -The use of modulo 2N+1 counter, let the output clock in the X-1 (X between 0 and 2N-1) and 2N of the turning once, then can get the odd divider, but the duty ratio is not 50<houxili> 在 2025-06-18 上传 | 大小:1kb | 下载:0
[VHDL编程] DDS-MY-WORK-1
说明:FPGA模拟数字信号发生器DDS verilog-FPGA analog and digital signal generator DDS verilog<luowang> 在 2025-06-18 上传 | 大小:10.19mb | 下载:0