资源列表

« 1 2 ... .81 .82 .83 .84 .85 2586.87 .88 .89 .90 .91 ... 4310 »

[VHDL编程blocking_nonblocking

说明:讲述阻塞与非阻塞赋值的资料,很不错的资料,其实vhdl和verilog差别不打的-Obstructive and non-blocking assignment on the information, very good information, in fact, differences between VHDL and Verilog do not fight
<江南> 在 2025-06-22 上传 | 大小:315kb | 下载:0

[VHDL编程szsz

说明:数字时钟vhdl实现-Digital Clock VHDL to achieve
<黄朝谦> 在 2025-06-22 上传 | 大小:315kb | 下载:0

[VHDL编程VHDL

说明:本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设 计,包括偶数分频、非 50%占空比和 50%占空比的奇数分频、半整数 (N+0.5)分频、小数分频、分数分频以及积分分频。所有实现均可 通过 Synplify Pro 或 FPGA 生产厂商的综合器进行综合,形成可使 用的电路,并在 ModelSim 上进行验证。 -This article describes the use of examples in the FPGA/CPLD prescaler t
<黄鹏曾> 在 2025-06-22 上传 | 大小:315kb | 下载:0

[VHDL编程lvboqisheji

说明:基于FPGA的程控滤波器设计,主要包括低,高通,控制模块。-FPGA-based programmable filter design, including low-and high-pass, the control module.
<swtqaz> 在 2025-06-22 上传 | 大小:314kb | 下载:0

[VHDL编程ex

说明:自己写的一个程序 verilog 电子设计大赛20-Himself wrote a program Verilog Electronic Design Contest 2011
<张新> 在 2025-06-22 上传 | 大小:314kb | 下载:0

[VHDL编程FA161_VGA_display

说明:联华众科FA161开发板上实现VGA显示的工程,可以再VGA或GRT上显示彩条功能。-Lianhua Zhongke Engineering the FA161 development board to achieve the VGA display, VGA or GRT displayed on the color bar.
<冬瓜> 在 2025-06-22 上传 | 大小:314kb | 下载:0

[VHDL编程fpga-project

说明:de2 board based counter
<shayan> 在 2025-06-22 上传 | 大小:314kb | 下载:0

[VHDL编程FPGA-Implementation

说明:Interleaving with error correction
<karim> 在 2025-06-22 上传 | 大小:314kb | 下载:0

[VHDL编程4

说明:数控分频器设计。包括偶数分频,和奇数分频。- NC divider design. It includes an even divide, and odd division.
<谢英才> 在 2025-06-22 上传 | 大小:314kb | 下载:0

[VHDL编程scope-firmware

说明:Open-source Spartan-6 compatible project that implements a USB digital scope firmware by alown, including tests.
<inru> 在 2025-06-22 上传 | 大小:314kb | 下载:0

[VHDL编程shuma

说明:本程序使用xilinx芯片,verilog编写,实现数码管功能,数码管为共阳极数码管,您可变换UFC管脚定义适应自己的开发板-This program uses xilinx chip, verilog written realize digital functions, digital control for the common anode digital tube, you can transform the UFC pin definitions to adapt their own d
<liyi> 在 2025-06-22 上传 | 大小:314kb | 下载:0

[VHDL编程20161122_gg

说明:MD5认证部分的第二轮中包含G函数的一次操作的FPGA实现源代码,采用Verilog,在Quartus II上综合-FPGA contains one operation in the second round of the G function MD5 authentication component implementation source code, using Verilog, synthesis in Quartus II
<柳广兴> 在 2025-06-22 上传 | 大小:314kb | 下载:0
« 1 2 ... .81 .82 .83 .84 .85 2586.87 .88 .89 .90 .91 ... 4310 »

源码中国 www.ymcn.org