资源列表

« 1 2 ... .96 .97 .98 .99 .00 3001.02 .03 .04 .05 .06 ... 4310 »

[VHDL编程FSKmodulationanddemodulation

说明:FSK调制与解调,整个设计基于ALTERA公司的QuartusⅡ开发平台,并用Cyclone系列FPGA实现。所设计的调制解调器具有体积小、功耗低、集成度高、软件可移植性强、扰干扰能力强的特点,符合未来通信技术设计的方向。-FSK modulation and demodulation, the entire design is based on ALTERA' s development platform Quartus Ⅱ, and Cyclone series FPGA implem
<张继峰> 在 2025-06-21 上传 | 大小:562kb | 下载:1

[VHDL编程clock

说明:在QUARtusII 环境下开发 应用VHDL语言编程 编写的时钟程序-QUARtusII environment in the development and application written in VHDL language programming clock program
<tom> 在 2025-06-21 上传 | 大小:561kb | 下载:0

[VHDL编程CPLD7128q

说明:EPM7128实现的总线扩展,以及ad采集等功能。-EPM7128 bus extension implementation, and the ad acquisition functions.
<liliugang> 在 2025-06-21 上传 | 大小:561kb | 下载:0

[VHDL编程Sine-Wave-Generator-AD5618

说明:正弦信号发生器10位数据宽度的,测试通过的,DA位AD5618-Sine Wave Generator 10-bit data width, the test adopted, DA-bit AD5618
<傅春> 在 2025-06-21 上传 | 大小:561kb | 下载:0

[VHDL编程DDS_FPGA

说明:一个DDS信号发生器的设计 Quartus 下实现
<qinxiangfu> 在 2025-06-21 上传 | 大小:561kb | 下载:0

[VHDL编程124076017.tar

说明:code for data comperssion
<sahil> 在 2025-06-21 上传 | 大小:561kb | 下载:0

[VHDL编程FPGA_Function_v3

说明:基于cpld的多波形信号发生器。 可产生方波,三角波,正弦波,锯齿波。 可以通过一组拨码开关进行频率增加和减少。其中频率在100~1000hz不连续变化。-Based on multi-waveform signal generator cpld. Can produce a square wave, triangle wave, sine wave, sawtooth wave. Through a set of DIP switch frequency increases and d
<解雨辰> 在 2025-06-21 上传 | 大小:561kb | 下载:0

[VHDL编程CCSDS_H1_yxiao

说明:CCSDS标准的LDPC编码的MATLAB仿真源码-CCSDS standard LDPC coding MATLAB simulation source
<DR.Y> 在 2025-06-21 上传 | 大小:561kb | 下载:0

[VHDL编程jiao_tong

说明:编写的交通灯控制程序,包括原文件和仿真文件等,注释详细-Prepared by the traffic lights control procedures, including the original files and simulation files, detailed notes
<john> 在 2025-06-21 上传 | 大小:561kb | 下载:0

[VHDL编程hdlc_latest.tar

说明:数字系统中的HDLC的IP核,可以作为入门使用-Digital system in the HDLC IP kernel, can be used as entry
<杨志峰> 在 2025-06-21 上传 | 大小:561kb | 下载:0

[VHDL编程手把手教你学FPGA 语法篇

说明:编程规范是重中之重,带你书写良好的变成习惯(It is used to measure noise and detect road noise pollution. It is accurate and has good effect.)
<庄杰> 在 2025-06-21 上传 | 大小:561kb | 下载:0

[VHDL编程vga

说明:此上传的是在FPGA的spartan 3e系列开发板上面实现黑白块VGA显示功能的基于Verilog的源代码。(This upload is based on FPGA's Spartan 3E series development board to achieve black and white VGA display function based on Verilog source code.)
<木子桶> 在 2025-06-21 上传 | 大小:561kb | 下载:0
« 1 2 ... .96 .97 .98 .99 .00 3001.02 .03 .04 .05 .06 ... 4310 »

源码中国 www.ymcn.org