资源列表
[VHDL编程] verilog控制1602b液晶
说明:ep2c8使用verilog语言对lcd1602b字符型液晶控制,程 序己验证,没有问题 .<mulangs> 在 2011-09-03 上传 | 大小:468.98kb | 下载:0
[VHDL编程] maxII_verilog_ps2
说明:verilog语言在maxII的cpld芯片上实现ps2功能源代码-Verilog language in maxII the CPLD chip ps2 function source code<nedazq> 在 2025-06-09 上传 | 大小:468kb | 下载:0
[VHDL编程] ethmac10g_latest.tar
说明:ethmac10g_latest.tar.gz源代码-ethmac10g_latest.tar.gz source code<磊> 在 2025-06-09 上传 | 大小:468kb | 下载:0
[VHDL编程] FPGA_RS_232
说明:这个源码是经过对RS232长时间的研究得到的扩展性代码,主要的功能是计算机发给FPGA数据,FPGA利用这些数据去驱动数码管显示,然后再把数据通过串口传给计算机,通过串口调试软件看到你发给FPGA的数据,建议大家先看明白RS232串口通信协议之后再动手编模块。-FPGA_RS_232<姜国千> 在 2025-06-09 上传 | 大小:468kb | 下载:0
[VHDL编程] Xilinxtestbenchwriting
说明:This book is all about test bench writing in verilog and VHDL.<Abhi> 在 2025-06-09 上传 | 大小:468kb | 下载:0
[VHDL编程] uart
说明:VHDL实现串口转换的代码,串行通信的发送器有五个状态:--1.X_IDLE(空闲)状态 : 当UART被复位后,状态机将立刻进入这一状态,在这个状态下, -- 状态机一直等待发送命令XMIT_CMD,当接收到发送命令后,状态机进入X_START状态,准备发送起始位信号 --2.X_START状态 : 在这个状态下,UART发送一个位时间宽度的逻辑'0',信号至TXD,即 -- 起始位,紧接着状态机进入X_SHIFT状态,发一位数据 --3.X_WAIT状态 : 当状态机处于这一个状态时<辉耀丿城主 > 在 2025-06-09 上传 | 大小:469kb | 下载:0
[VHDL编程] AN-877-通过SPI与高速ADC接口
说明:高速ad配置程序,spi中文资料,详细介绍了adi公司ad产品的配置流程(High speed AD configuration program, SPI Chinese data)<shck > 在 2025-06-09 上传 | 大小:469kb | 下载:0