资源列表
[VHDL编程] mc8051_design
说明:8051内核的设计,用Verilog硬件描述语言实现,在modelsim环境下进行仿真。-8051-core design, using Verilog hardware descr iption language, in the modelsim simulation environment.<huangguilin> 在 2025-07-06 上传 | 大小:387kb | 下载:0
[VHDL编程] mc8051_design
说明:MC8051 core , VHDL , Oregano Systems<jozo178> 在 2025-07-06 上传 | 大小:387kb | 下载:0
[VHDL编程] bidirection_reg
说明:移位寄存器设计 整个电路由一个主时序进程完成;在每一个时钟的上升沿,根据mode[1:0]的值进行清零、左移或右移操作,在主时序进程中由case语句完成;移位操作由for….loop语句完成8位十六进制数逐位移动。-Shift register design the entire circuit is completed by a master timing process each rising edge of the clock, according to the value of t<吴胜兵> 在 2025-07-06 上传 | 大小:388kb | 下载:0
[VHDL编程] fixed_pointDivider
说明:关于定点除法的VHD实现,找了好久,奉献出来大家一起学习!-fixed_point divider is implemented in FPGA .<刘苍> 在 2025-07-06 上传 | 大小:388kb | 下载:0
[VHDL编程] vhdl
说明:《数字信号处理的FPGA实现(第三版)》作者:U.Meyer-Baese 的配套源码,基于quartus9.0用VHDL编写,使用的cyclone ii。其中包含FIR IIR FFT等算法的实现,对学习图像处理很有帮助。- FPGA digital signal processing (third edition) Author: U.Meyer-Baese The matching source, based on quartus9.0 prepared using VHDL, t<马博城> 在 2025-07-06 上传 | 大小:388kb | 下载:0
[VHDL编程] MUSIC
说明:乐曲硬件演奏电路的主系统由4个模块组成: FDIV、CODE_DATA、F_CODE和DRIVER。其中,模块U1(FDIV)是分频功能将输入的6MHz的时钟信号分频成1MHZ和4Hz的信号。U2(CODE_DATA)类似于弹琴的人的手指;模块U3(F_CODE)类似于琴键;模块U4(DRIVER)类似于琴弦或音调发声器。(The main system of musical performance circuit consists of 4 modules: FDIV, CODE_DATA,<AaronAlert > 在 2025-07-06 上传 | 大小:388kb | 下载:0
[VHDL编程] tempcyclone
说明:vhdl 1602 lcd with temperature sensor (one wire)<igor5451> 在 2025-07-06 上传 | 大小:388kb | 下载:0