资源列表
[VHDL编程] i2c_24c64
说明:基于verilog的i2c接口EEPROM 24lc64的测试程序,包括了eeprom的虚拟模型,实际在硬件上验证没问题,也可以通过modleism进行仿真(Verilog based I2C interface EEPROM 24lc64 testing procedures, including the virtual model of EEPROM, the actual hardware verification is no problem, you can also simulate<jerrylili > 在 2025-06-06 上传 | 大小:6kb | 下载:1
[VHDL编程] CSI2TXReferenceDesign
说明:适用于MIPI-CSI2的并串转换模块,可将RGB、YUV等格式的图像信号转为兼容MIPI数据通道的串行数据信号(It is suitable for the parallel conversion module of MIPI-CSI2, which converts the image signals in RGB, YUV and other formats into serial data signals compatible with MIPI data channels)<renyaozh > 在 2025-06-06 上传 | 大小:1.23mb | 下载:1
[VHDL编程] có t?ng chi?u dài to?n b? cay v?i
说明:invalid descr iption, it should be english<Danh > 在 2025-06-06 上传 | 大小:499kb | 下载:0
[VHDL编程] 2-bit-full-adder-master
说明:full adder 4 bit one you<Danh > 在 2025-06-06 上传 | 大小:2kb | 下载:0
[VHDL编程] SystemVerilog断言及其应用
说明:该书用来阐述如何使用断言,以及断言的语法和示例(The book is devoted to the use of assertions, as well as to the syntax and examples of assertions)<jila0512 > 在 2025-06-06 上传 | 大小:203kb | 下载:0
[VHDL编程] BreastCancer (1)
说明:breast Cancer Classification<Devillers > 在 2025-06-06 上传 | 大小:19.33mb | 下载:0
[VHDL编程] spartan6_ibis
说明:Xilinx Spartan-6 FPGA 信号完整性 分析仿真模型(Xilinx, Spartan-6, FPGA signal integrity Analytical simulation model)<希望田野 > 在 2025-06-06 上传 | 大小:7.24mb | 下载:0
[VHDL编程] spi_MasterSlaver
说明:实现3种模式SPI主从模块功能设计,数据位宽8bit,最大SPI时钟频率支持112MHz,采用FSM设计实现。经本人亲测可用,使用于Spartan6——45T系列芯片;(To achieve three modes SPI master and slave module function design, data bit width 8bit, the maximum SPI clock frequency support 112MHz, using FSM design. Prepared b<唛侬 > 在 2025-06-06 上传 | 大小:2kb | 下载:0
[VHDL编程] ddr_sdram
说明:包含ddr_sdr_conf_pkg.vhd,reset.vhd,ddr_dcm.vhd,user_if.vhd,ddr_sdram.vhd,Mt46v16m16.vhd以及仿真TB文件;设计采用Virtex ii系列芯片,DDR_SDRAM型号为Mt46v16m16,可用于进行DDR控制的初步学习使用;通过细致了解并进行逻辑控制,可深入理解DDR芯片内部构造; 支持133MHz系统时钟频率,突发长度为2,可进行读、写、NOP、激活、自刷新配置、预充电以及各ROW/BANK的激活改变等动作,较<唛侬 > 在 2025-06-06 上传 | 大小:20kb | 下载:0