资源列表
[VHDL编程] Lab13_mod5cnt
说明:模-5计数器就是从0到4重复计数。也就是说,它一共要经历5个状态,输出从000变到100然后再回到000。本实验中用Verilog语句来描述。-Module-5 counter is from 0 to 4 repeat count. That is to say, it has to experience 5 state, the output from 000 to 100 and then to 000. Using the Verilog statement in this experi<penglx1803> 在 2025-06-21 上传 | 大小:200kb | 下载:0
[VHDL编程] Lab14_count3a
说明:8分频器的设计与实现.8分频器的真值表,其最高位q2的输出就是对输入信号的8分频。本实验中用Verilog来实现。-Design and implementation of.8 8 frequency divider divider of the truth table, output the highest bit Q2 is the input signal frequency of 8. Use Verilog to achieve in this experiment.<penglx1803> 在 2025-06-21 上传 | 大小:169kb | 下载:0
[VHDL编程] Lab15_sw2reg
说明:开关数据加载到寄存器并显示的设计与实现.3. 设计一个可以把4个开关的内容存储到一个4位寄存器的电路,并在最右边的7段显示管上显示这个寄存器中的十六进制数字。我们使用到去抖动模块clock_pulse, 用btn[0]作为输入;8位寄存器模块,用btn[1]作为加载信号;7段显示管上的显示模块x7segbc;分频模块clkdiv,用以产生模块clock_pulse和x7segbc的clk190时钟信号。-Design of switching data is loaded into the re<penglx1803> 在 2025-06-21 上传 | 大小:171kb | 下载:0
[VHDL编程] 8051corelcd
说明:fpga上实现的51内核,带有LCD试验,顺利试验成功很好用。-on fpga implementation of 51 core with LCD test, successfully tested well with the smooth.<陈成> 在 2025-06-21 上传 | 大小:13.03mb | 下载:0
[VHDL编程] fulladder-using-half-adder
说明:half adder full adder using half adder in verilog<sonumonu> 在 2025-06-21 上传 | 大小:1kb | 下载:0
[VHDL编程] alarm_clock
说明:digital clock with alarm and control<sonumonu> 在 2025-06-21 上传 | 大小:16kb | 下载:0