文件名称:cnt60

  • 所属分类:
  • VHDL编程
  • 资源属性:
  • 上传时间:
  • 2014-07-28
  • 文件大小:
  • 168kb
  • 下载次数:
  • 0次
  • 提 供 者:
  • Ro***
  • 相关连接:
  • 下载说明:
  • 别用迅雷下载,失败请重下,重下不扣分!

介绍说明--下载内容均来自于网络,请自行研究使用

60秒加一计数器,实现0到59秒计时。可以参照此例编写一个FPGA时钟,代码用VHDL编写。开发环境为quertues ii9.1.-60 seconds with a counter, to achieve 0 to 59 seconds. Can refer to this case to write a FPGA clock, the code written in VHDL. Development environment for quertues ii9.1.
(系统自动生成,下载前可以参看下载内容)

下载文件列表





cnt60\cnt.asm.rpt

.....\cnt.cdf

.....\cnt.done

.....\cnt.fit.eqn

.....\cnt.fit.rpt

.....\cnt.fit.summary

.....\cnt.flow.rpt

.....\cnt.map.eqn

.....\cnt.map.rpt

.....\cnt.map.summary

.....\cnt.pin

.....\cnt.pof

.....\cnt.qpf

.....\cnt.qsf

.....\cnt.qws

.....\cnt.sof

.....\cnt.tan.rpt

.....\cnt.tan.summary

.....\cnt.vhd

.....\db\cnt.analyze_file.qmsg

.....\..\cnt.asm.qmsg

.....\..\cnt.cbx.xml

.....\..\cnt.cmp.cdb

.....\..\cnt.cmp.hdb

.....\..\cnt.cmp.qrpt

.....\..\cnt.cmp.rdb

.....\..\cnt.cmp.tdb

.....\..\cnt.cmp0.ddb

.....\..\cnt.dbp

.....\..\cnt.db_info

.....\..\cnt.eco.cdb

.....\..\cnt.fit.qmsg

.....\..\cnt.hier_info

.....\..\cnt.hif

.....\..\cnt.map.cdb

.....\..\cnt.map.hdb

.....\..\cnt.map.qmsg

.....\..\cnt.pre_map.cdb

.....\..\cnt.pre_map.hdb

.....\..\cnt.psp

.....\..\cnt.rtlv.hdb

.....\..\cnt.rtlv_sg.cdb

.....\..\cnt.rtlv_sg_swap.cdb

.....\..\cnt.sgdiff.cdb

.....\..\cnt.sgdiff.hdb

.....\..\cnt.signalprobe.cdb

.....\..\cnt.sld_design_entry.sci

.....\..\cnt.sld_design_entry_dsc.sci

.....\..\cnt.syn_hier_info

.....\..\cnt.tan.qmsg

.....\db

cnt60

相关说明

  • 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
  • 本站是交换下载平台,提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度更多...
  • 请直接用浏览器下载本站内容,不要使用迅雷之类的下载软件,用WinRAR最新版进行解压.
  • 如果您发现内容无法下载,请稍后再次尝试;或者到消费记录里找到下载记录反馈给我们.
  • 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
  • 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.

相关评论

暂无评论内容.

发表评论

*主  题:
*内  容:
*验 证 码:

源码中国 www.ymcn.org