搜索资源列表

  1. FTCTRL

    0下载:
  2. 四位十进制频率计的顶层控制模块,用于生成测频需要的复位及控制信号-four decimal frequency of top-level control modules, used to generate the required frequency measurement and control signals reset
  3. 所属分类:其它资源

    • 发布日期:2008-10-13
    • 文件大小:912
    • 提供者:萧飒
  1. FPGA_27eg

    0下载:
  2. FPGA很有价值的27实例.rar 包括 LED控制VHDL程序与仿真 2004.8修改.doc; LED控制VHDL程序与仿真; LCD控制VHDL程序与仿真 2004.8修改; LCD控制VHDL程序与仿真; ADC0809 VHDL控制程序; TLC5510 VHDL控制程序; DAC0832 接口电路程序; TLC7524接口电路程序; URAT VHDL程序与仿真; ASK调制与解调
  3. 所属分类:文件操作

    • 发布日期:2008-10-13
    • 文件大小:1279333
    • 提供者:
  1. Fre_labview

    0下载:
  2. LabView平台下的频率计算显示程序,通过串口接收下位机的数据,并进行测频过程的控制,完成计算和显示。
  3. 所属分类:其它

    • 发布日期:2008-10-13
    • 文件大小:598343
    • 提供者:蔡有才
  1. cepin

    0下载:
  2. 用单片控制来测量外部的脉冲个数, 测频范围----1hz--65khz
  3. 所属分类:其它资源

    • 发布日期:2008-10-13
    • 文件大小:1238
    • 提供者:张寒枫
  1. testctl

    0下载:
  2. 本程序实现了一个数字频率计。它由一个测频控制信号发生器TESTCTL,8个有时钟的十进制计数器CNT10,一个32位锁存器REG32B组成。
  3. 所属分类:其它资源

    • 发布日期:2008-10-13
    • 文件大小:1130
    • 提供者:liushenshen
  1. VHDL

    0下载:
  2. 用VHDL实现数字频率计,1. 时基产生与测频时序控制电路模块2. 待测信号脉冲计数电路模块3.锁存与译码显示控制电路模块4.顶层电路模块.
  3. 所属分类:其它资源

    • 发布日期:2008-10-13
    • 文件大小:13307
    • 提供者:侯治强
  1. work5FREQTEST

    0下载:
  2. 8位十六进制频率计设计 根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1s的输入信号脉冲计数允许信号;1s计数结束后,计数值被锁入锁存器,计数器清零,为下一测频计数周期做好准备。测频控制信号可由一个独立的发生器(FTCTRL)来产生。
  3. 所属分类:其它资源

    • 发布日期:2008-10-13
    • 文件大小:244660
    • 提供者:lkiwood
  1. FTCTRL

    0下载:
  2. 四位十进制频率计的顶层控制模块,用于生成测频需要的复位及控制信号-four decimal frequency of top-level control modules, used to generate the required frequency measurement and control signals reset
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-16
    • 文件大小:1024
    • 提供者:萧飒
  1. Fre_labview

    0下载:
  2. LabView平台下的频率计算显示程序,通过串口接收下位机的数据,并进行测频过程的控制,完成计算和显示。-LabView platform frequency calculations show procedures, through the serial port to receive the next bit plane data, and frequency measurement process control, complet
  3. 所属分类:其他小程序

    • 发布日期:2024-06-16
    • 文件大小:598016
    • 提供者:蔡有才
  1. testctl

    0下载:
  2. 本程序实现了一个数字频率计。它由一个测频控制信号发生器TESTCTL,8个有时钟的十进制计数器CNT10,一个32位锁存器REG32B组成。-This procedure implements a digital frequency meter. It consists of a frequency control signal generator TESTCTL, 8 which have the metric system cloc
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2024-06-16
    • 文件大小:1024
    • 提供者:liushenshen
  1. work5FREQTEST

    0下载:
  2. 8位十六进制频率计设计 根据频率的定义和频率测量的基本原理,测定信号的频率必须有一个脉宽为1s的输入信号脉冲计数允许信号;1s计数结束后,计数值被锁入锁存器,计数器清零,为下一测频计数周期做好准备。测频控制信号可由一个独立的发生器(FTCTRL)来产生。-8-bit hexadecimal Cymometer designed in accordance with the definition of frequency and freq
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-16
    • 文件大小:244736
    • 提供者:lkiwood
  1. SOC

    0下载:
  2. 在电子技术中,频率是最基本的参数之一,又与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。在本次毕业设计中我们选择使用单片机来制作数字频率计,并在实际制作中采用了直接测频法。利用延时产生的时基门控信号来控制闸门,通过在单位时间内计数器记录下的脉冲个数计算出输入信号的频率,
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2024-06-16
    • 文件大小:208896
    • 提供者:张林锋
  1. EDA-basedtechnologiessuchasprecisionmulti-function

    0下载:
  2. 在对三种测频方法进行分析的基础上,介绍了基于EDA技术的等精度测频原理。给出采用AT89C51实现控制并通过FPGA来设计多功能等精度数字频率计的具体方法。该频率计可以兼顾频率计对速度、资源和测频精度等各方面的优化需求。-Frequency of three methods of analysis based on EDA technology based on the principle of frequency measuremen
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-16
    • 文件大小:136192
    • 提供者:何蓓
  1. pinlvji

    0下载:
  2. 测频控制信号发生器设计,防止可能产生的毛刺。这是老师给的实验程序,共享一下!-Design of frequency control signal generator, to prevent possible glitches. This is the teacher to the experimental procedures, share what!
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-16
    • 文件大小:5120
    • 提供者:黄顺涛
  1. Frequency_measurement_precision

    0下载:
  2. 用FPGA实现等精度测频,比一般测量频率准确,这是控制FPGA的VHDL程序,测试过是好的,可以直接下载使用。-Frequency measurement precision
  3. 所属分类:其他小程序

    • 发布日期:2024-06-16
    • 文件大小:1024
    • 提供者:上善若水
  1. 2010011022

    0下载:
  2. 在电子领域内,频率是一种最基本的参数,并与其他许多电参量的测量方案和测量结果都有着十分密切的关系。由于频率信号抗干扰能力强、易于传输,可以获得较高的测量精度。因此,频率的测量就显得尤为重要,测频方法的研究越来越受到重视。   频率计作为测量仪器的一种,常称为电子计数器,它的基本功能是测量信号的频率和周期频率计的应用范围很广,它不仅应用于一般的简单仪器测量,而且还广泛应用于教学、科研、高精度仪器测量、工业控制等其它领域。在数字电路中,
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-16
    • 文件大小:611328
    • 提供者:程琳
  1. pljcx

    0下载:
  2. 测频控制 锁存器 计数器 顶层文件 -Frequency counter top-level file control latch
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-16
    • 文件大小:4096
    • 提供者:
  1. freq

    0下载:
  2. 数字频率计:由一个测频控制信号发生器,八个有使能十进制计数器及一个32为寄存器组成-Digital frequency meter, eight energy decimal counter and a 32 for the registers: a frequency measurement control signal generator
  3. 所属分类:VHDL编程

    • 发布日期:2024-06-16
    • 文件大小:1024
    • 提供者:万里
  1. Microsoft-Word--(11)

    0下载:
  2. 测频控制信号发生器源程序,可以很方便的实现控制信号的发生-Measuring frequency control signal generator source, you can easily achieve control signals occur
  3. 所属分类:文件格式

    • 发布日期:2024-06-16
    • 文件大小:4096
    • 提供者:wangyao
  1. tb

    0下载:
  2. 用verilog语言实现FPGA控制测频(The FPGA control measurement was realized with verilog language)
  3. 所属分类:其他小程序

    • 发布日期:2024-06-16
    • 文件大小:332800
    • 提供者:kikiGYQ
« 12 3 4 »

源码中国 www.ymcn.org