搜索资源列表
SIJTQ6tQ
- 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 一、 功能说明 已完成功能 1. 完成秒/分/时的依次
20071128100911246211
- 数字钟... 汇编原程序.-Digital Clock ... compilation of the original procedure.
duogongnengdianzishuzizhong
- 多功能电子数字钟vhdl 计算机专业课程设计必备-Multi-function electronic digital clock VHDL Computer Science curriculum design must
clock
- 基于vhdl的数字钟 有闹钟,秒表,时钟,日期等功能 秒表可以开始,暂停,清零, 时钟可以设置时间, 还可以设置日期-VHDL based on the digital clock has an alarm clock, stopwatch, clock, date, stopwatch functions can start, pause, cleared, the clock can be set-up times,
4
- 数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过
shizhongxiugai_v1
- 89c51的数字钟程序,在keil里边一。当弹道弹道弹道弹道导弹-89C51 the digital clock procedures, in a keil inside. When the ballistic trajectory of ballistic missile
szzsybk
- vhdl设计的简易数字钟,里面有报告的模板,设计思想,设计图,模块代码,简单易懂。-VHDL design of a simple digital clock, there are report templates, design ideas, design, module code, easy-to-read.
daima2
- 利用AT89C2051,形成的数字钟的源代码-The use of AT89C2051, formed digital clock source code
VerilogHDL_clock
- 基于Verilog HDL设计的多功能数字钟,有兴趣的-Verilog HDL-based design of multi-function digital clock, interested
digtalclk
- 用Altera公司的QuartusII编写的电子钟程序,可以下载至开发板,实现一个智能数字钟功能,计时,校时,闹钟,跑表等功能,也可用于学习verilog HDL语言与数字逻辑-Using Altera s QuartusII procedures for the preparation of electronic bell, you can download to a development board, the realizatio
shuzhizhong
- 课程设计,数字钟的电子技术课程设计.数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。-Curriculum design, digital clock electronic technology curriculum design. Digital Clock is a digital circuit technology with
digitalclock
- 关于我的数字钟的设计,设计一个24小时的数字闹钟,该数字闹钟的面板如图9.1所示,它包括以下几个组成部分:(1)显示屏,由7个七段数码管组成,其中6个用于显示当前时间(时:分:秒)或设置的闹钟时间,而另一个则用于显示系统内部产生的周期性循环变化的待选预置数字; (2)YES(确认)键:用于输入新的时间或新的闹钟时间时,对每位待选预置数字输入的确认;(3)TIME(时间)键:用于确定新的时间设置;(4)ALARM(闹钟)键:用于确定新的闹
gui+1302+i2c+4_ds18b20
- 是一个带PROTEUS仿真的LCD+数字钟,DS18B20为一体的,下下来就可以用的哦,挺好用的,与大家一起分享-err
verilog1
- 基于FPGA的多功能数字钟Verilog设计2007-06-17 21:06基本功能: 1.具有时、分、秒计数显示功能(6位数码管构成),以24小时循环为计时基准。 2. 具有调节小时、分钟的功能。 3.具有整点报时功能,整点报时的同时数码管显示闪烁提示。 -err
zxcxcxzxxczx
- EDA大作业设计报告 题 目: 数字钟的设计与制作 学 年: 学 期: 第二学期 专 业: 电子信息工程 -EDA design report large operating Topic: Digital Clock Design and production of the academic year: semester: the second semester of the professi
petyfer.RAR
- 【设计题目】 多功能数字钟的设计 【设计目的】 1掌握数字系统的分析和设计方法 2能够熟练的、合理的选用集成电路器件 3熟悉EWB软件的使用。 【设计指标及要求】 设计一个多功能数字钟,以一昼夜24小时为一个计数周期。准确计时,具有“时”“分”“秒”数字显示。整点能自动打点、报时。要求报时声响四低一高,最后一响为整点。具有校时功能。要求电路主要采用中小规模CMOS集成电路。要求电路尽量简化,并选用同类型的
MyClock
- 用51单片机实现数字钟 利用数码管、I/O口实现数字钟的计数功能,并显示在数码管上-With 51 single-chip digital clock use of digital control, I/O port to achieve digital clock counting function, and display in the digital tube
2
- 程序简洁的单片机6位数字钟,程序简洁的单片机6位数字钟。-Simple procedures Singlechip six digital clock, procedures Singlechip concise six digital clock.
shuzizhong
- 是基于EDA系统上的一24小时制的数字钟设计,利用EDA系统通过Quartus2直接运行。-EDA system is based on a 24-hour digital clock design, the use of EDA system, through direct Quartus2 run.
A_digita_clock_made_by_Microchip
- 本次设计中以单片机的发展过程和发展方向为背景,介绍了单片机的输入输出的工作原理和操作方法,中断的工作原理和操作方法。4511的工作原理和操作方法,LED的内部结构。电路设计及调试过程。 本次做的数字钟是以单片机(AT89C51)为核心,结合相关的元器件(共阴极LED数码显示器、BCD-锁存/7段译码/驱动器CC4511等),再配以相应的软件,达到制作简易数字钟的目的,其硬件部分难点在于元器件的选择、布局及焊接。 -The de