资源列表

« 1 2 ... .19 .20 .21 .22 .23 2724.25 .26 .27 .28 .29 ... 4310 »

[VHDL编程spdl

说明:射频电路测试原理典型射频芯片测试介绍与 测量仪器的程控(GPIB)-Typical radio frequency chip testing of RF circuit test principle introduced and Program-controlled measuring instruments (GPIB)
<王赛男> 在 2025-06-20 上传 | 大小:2.23mb | 下载:0

[VHDL编程2c8q208SRAM

说明:FPGA开发板的SRAM测试程序,希望可以帮助大家-SRAM test program of the FPGA development board, hope we can help
<王国> 在 2025-06-20 上传 | 大小:2.45mb | 下载:0

[VHDL编程AT24XX

说明:AT24XX VHDL操作,可完成单字节写,多字节写,立即读,指字读,多字节读 AT24XX.VHD lin_ww@126.com-AT24XX.VHD The VHDL AT24XX operation, to be completed by the single-byte write and multi-byte write immediately read, refers to the word read, multi-byte read
<林小卫> 在 2025-06-20 上传 | 大小:22kb | 下载:0

[VHDL编程lcdctrl

说明:CFAH1602B-NGG-JTV LCD drive code -CFAH1602B-NGG-JTV LCD drive code
<zhou> 在 2025-06-20 上传 | 大小:3kb | 下载:0

[VHDL编程exp3

说明:指令设计实现及CPU控制器设计verilog实验报告,含源代码-The design and implementation of instruction and the CPU controller design verilog experimental report, including source code
<秦寒> 在 2025-06-20 上传 | 大小:509kb | 下载:0

[VHDL编程Design-and-Implementation

说明:基于FPGA的视频字符叠加设计及其实现 -Design and Implementation of FPGA-based video character overlay
<赵亮> 在 2025-06-20 上传 | 大小:338kb | 下载:0

[VHDL编程spartan_LCD

说明:spartans3e 实现的lcd显示器驱动,可以借鉴。-The realization of spartans3e LCD monitor drive, can use
<孙洪君> 在 2025-06-20 上传 | 大小:1kb | 下载:0

[VHDL编程sources

说明:xilinx官方实验的五个例子的程序,非常实用。-Xilinx official experiment five examples of the program
<孙洪君> 在 2025-06-20 上传 | 大小:9kb | 下载:0

[VHDL编程verilog_led_run

说明:采用verilog编写的FPGA程序,程序的功能是跑马灯,芯片型号是EP2C35F484C7,时钟50MHz。-based on chinese descripion.
<muliubing> 在 2025-06-20 上传 | 大小:386kb | 下载:0

[VHDL编程Linux-Xilinx-FPGA-in-the-transplant

说明:Linux Xilinx FPGA in the transplant教你如何将linux移植到XILINX fpga上面。-Linux Xilinx FPGA in the transplant will teach you how to transplant Xilinx FPGA to Linux on it. Linux Xilinx FPGA in the transplant
<孙洪君> 在 2025-06-20 上传 | 大小:428kb | 下载:0

[VHDL编程verilog_sw_led

说明:采用verilog编写的FPGA程序,程序的功能是按键按键消抖,quartus II 开发。芯片型号是EP2C35F484C7,时钟50MHz。-FPGA verilog to write the program, the program function is the key button is debounced, quartus II development. The chip model is EP2C35F484C7, clock 50MHz
<muliubing> 在 2025-06-20 上传 | 大小:403kb | 下载:0

[VHDL编程eda6

说明:以Altera公司的MAX+plus II为工具软件,采用Verilog HDL文本输入设计法设计8位二进制加减计数器,生成元件符号-Altera s MAX+plus II tools software, using Verilog HDL text input method to design8 binary addition and subtraction counter, generating element symbol
<王宇> 在 2025-06-20 上传 | 大小:34kb | 下载:0
« 1 2 ... .19 .20 .21 .22 .23 2724.25 .26 .27 .28 .29 ... 4310 »

源码中国 www.ymcn.org