资源列表
[VHDL编程] Hall-element-tachometer-circuit
说明:下面以常见的玩具电机作为测速对象,用CS3020设计信号获取电路,通过电压比较器实现计数脉冲的输出,既可在单片机实验箱进行转速测量,也可直接将输出接到频率计或脉冲计数器,得到单位时间内的脉冲数,进行换算即可得电机转速。这样可少用硬件,不需编程,但仅是对霍尔传感器测速应用的验证。-Hall element tachometer circuit<除魔为道> 在 2025-06-13 上传 | 大小:60kb | 下载:0
[VHDL编程] USBTransfer1
说明:this file can used for help for FT232H usb highspeed chip, it is from ftdichip .com<12> 在 2025-06-13 上传 | 大小:60kb | 下载:0
[VHDL编程] design_3
说明:定时器输入端为抢中信号和时钟信号。时钟信号提供计时,抢中有效之后便开始计时。先将48Mhz时钟分频为1hz的时间信号,当抢中信号有效(‘0’)来临时,将时间到信号(sjd)赋值为无效‘1’,并通过1hz时间信号输出时间显示的七段译码信号:经过一个周期,便将倒计时时间减一,并输出对应时间所示的七段译码值。经过10秒(9,8,…..,0)之后,表示时间到,将时间到信号(sjd)赋值为有效(‘0’)。 -Timer input is grab the signal and the clock si<张永满> 在 2025-06-13 上传 | 大小:60kb | 下载:0
[VHDL编程] design_4
说明:利用48M时钟信号定时得到事先设置好的延时,通过延时信号接到蜂鸣器发出提示声音。主持人,抢中,抢答时间到,答题时间到,四个信号分别触发计数延时,最后把得到的三个报警信号相与(因为系统设置为低电平有效),作为最后的报警信号。 每个触发延时计时,在触发信号无效(‘1’)时,将计数值归零,触发信号有效时(‘0’),开始记时钟个数,记到一定(根据需要事先设置好)个数,就得到延时时间(延时时间=时钟个数*时钟周期),时间延时报警信号无效,得到一定时间的报警信号。 -48M clock signal t<张永满> 在 2025-06-13 上传 | 大小:60kb | 下载:0
[VHDL编程] BMD
说明:完整的verilog编写的pcie实例,通过DMA方式实现高速数据收发,对pcie作者有很好的借鉴价值。-Complete verilog prepared the pcie instance, to send and receive high-speed data via DMA mode the pcie of the reference value.<wang fangwen> 在 2025-06-13 上传 | 大小:60kb | 下载:0
[VHDL编程] VerilogQuickRef_austin
说明:austin大学的一个verilog的quick referrence,包含最基础的语法简明手册。-A quick reference from austin<王dl> 在 2025-06-13 上传 | 大小:60kb | 下载:0
[VHDL编程] adio_encoser_and_decoder.zip
说明:digital audio conversion logic,digital audio conversion logic<sakthivel.p> 在 2025-06-13 上传 | 大小:60kb | 下载:0
[VHDL编程] 32678448can_IPCORE
说明:CAN总线的IP核的应用,比较全面,值得学习-CAN bus IP core applications, more comprehensive, it is worth learning<冰海情> 在 2025-06-13 上传 | 大小:60kb | 下载:0
[VHDL编程] xinhaoyuan
说明:DDS产生多种波形信号发生器,包括正弦波,三角波,方波,锯齿波。运行于Altera Cyclone FPGA平台。-DDS signal generator generates a variety of waveforms including sine, triangle wave, square wave, sawtooth wave. Running on Altera Cyclone FPGA platform.<qiao> 在 2025-06-13 上传 | 大小:60kb | 下载:0
[VHDL编程] 74HC85
说明:四位数值比较器是一个有多个输入和多个输出组合逻辑电路,在数字系统中有着广泛的应用。它通过比较两个四位二进制数的值,以产生不同的输出结果。本设计兼容数字电路中常用的74HC85数值比较器。-Four numerical comparator is a multiple inputs and multiple outputs combinational logic circuits, has been widely used in digital system. It by comparing th<a> 在 2025-06-13 上传 | 大小:60kb | 下载:0