资源列表

« 1 2 ... .20 .21 .22 .23 .24 2225.26 .27 .28 .29 .30 ... 4310 »

[VHDL编程usb_2

说明:usb2的FPGA实现,verilog语句-usb2 FPGA, verilog statement
<lious> 在 2025-06-16 上传 | 大小:192kb | 下载:0

[VHDL编程ADC0809

说明:adc0809的fpga时序电路接口程序-Sequential Circuits adc0809 the FPGA interface program
<yc> 在 2025-06-16 上传 | 大小:192kb | 下载:0

[VHDL编程eecadd_8

说明:此程序用VHDL语言编写,在四位加法器基础上完成8位二进制加法,输出是BCD码-This procedure using VHDL language, in the four adder based on the completion of eight binary adder, the output is BCD code
<韩善华> 在 2025-06-16 上传 | 大小:192kb | 下载:0

[VHDL编程atom.2007.12.tar

说明:Cores are generated from Confluence a modern logic design language. Confluence is a simple, yet highly expressive language that compiles into Verilog, VHDL, and C
<lileiliu> 在 2025-06-16 上传 | 大小:192kb | 下载:0

[VHDL编程paomadeng

说明:VHDL描述的跑马灯程序,用于初学者练习-Marquee procedures described in VHDL, for beginners to practice
<li> 在 2025-06-16 上传 | 大小:192kb | 下载:0

[VHDL编程usb_funct

说明:VHDL USB2.0接口源码,内有说明,详细.-VHDL USB2.0 interface source code, which is described in detail.
<dushibiao> 在 2025-06-16 上传 | 大小:192kb | 下载:0

[VHDL编程sin125

说明:用FPGA实现DDS的信号发生器(正弦波125kHz)-Using FPGA to achieve DDS signal generator (sine wave 125kHz)
<杜海明> 在 2025-06-16 上传 | 大小:192kb | 下载:0

[VHDL编程div_2n

说明:此程序实现的是任意进制的分频 进制的输入是任意选择的-The realization of this procedure is arbitrary frequency-band sub-band input is optional
<daigunagzhi> 在 2025-06-16 上传 | 大小:192kb | 下载:0

[VHDL编程oc_i2c_master

说明:这是一个I2C的IP。直接拷到altera公司的相应软件的目录下,即可应用。-This is an I2C of IP. Kaodao altera directly corresponding software company directory, can be applied.
<小杨> 在 2025-06-16 上传 | 大小:192kb | 下载:0

[VHDL编程wnl

说明:自己的设计。虽然有不足请大家体谅。也请高手指点。-Their own design. Although there is insufficient understanding please. Expert advice please.
<杨洋> 在 2025-06-16 上传 | 大小:192kb | 下载:0

[VHDL编程arm9_fpga2_verilog

说明:arm9 FPGA VERILOG 代码-arm9 FPGA VERILOG code
<马骥> 在 2025-06-16 上传 | 大小:192kb | 下载:0

[VHDL编程usb_latest.tar

说明:用VHDL语言编写的USB 2.0IP核。USB 2.0的传输速率是高速率480 Mb/s,需要再外扩一个PHY。-This is a USB 2.0 compliant core,USB 2.0 allows data transfers of 480 Mb/s. Because of the high interface speed, an external PHY will be required with this core.
<liang> 在 2025-06-16 上传 | 大小:192kb | 下载:0
« 1 2 ... .20 .21 .22 .23 .24 2225.26 .27 .28 .29 .30 ... 4310 »

源码中国 www.ymcn.org