资源列表

« 1 2 ... .00 .01 .02 .03 .04 2705.06 .07 .08 .09 .10 ... 4310 »

[VHDL编程jiaotongdeng

说明:假设某个十字路口是由一条主干道和一条次干道汇合而成,在每个方向设置了红,绿,黄3种信号灯。考虑到主,次干道车辆数量不同,主干道每次放行时间较长,次干道每次放行时间较短。当绿灯转换成红灯时,黄灯需要亮(可以闪烁)一小段时间作为信号过度,以便车辆有时间停靠到禁止线外。-Assuming a crossroads by a main road and a second trunk from the convergence in each direction is set red, green, yel
<燕子> 在 2025-06-16 上传 | 大小:371kb | 下载:0

[VHDL编程leon-2.2.tar

说明:
<Jackson> 在 2025-06-16 上传 | 大小:371kb | 下载:0

[VHDL编程USB20

说明:USB2_V例子工程是一个FPGA数据通过USB2.0传输到PC机的示例.-USB2_V example FPGA project is a data transmitted to the PC through the USB2.0 sample machine.
<王陶> 在 2025-06-16 上传 | 大小:371kb | 下载:0

[VHDL编程plj6

说明:基于vhdl 的数字频率计的设计源程序及工程文件,已在实验箱上实现-vhdl,pinlvji
<浅漓> 在 2025-06-16 上传 | 大小:371kb | 下载:0

[VHDL编程4

说明:基于FPGA的IIR数字滤波器的快捷设计 基于FPGA的IIR数字滤波器的快捷设计-FPGA-based IIR digital filter design shortcut FPGA-based IIR digital filter design of fast
<南才北往> 在 2025-06-16 上传 | 大小:371kb | 下载:0

[VHDL编程Quartus7.0_licence

说明:A way to evalulate Quartus 7.0
<efarem> 在 2025-06-16 上传 | 大小:371kb | 下载:0

[VHDL编程05_ACA_CS_S10

说明:this first slide for ACCA-this is first slide for ACCA
<Hammad> 在 2025-06-16 上传 | 大小:371kb | 下载:0

[VHDL编程gate

说明:用verilog编写,与或非门的演示程序,编程环境是xilinx ise10.1.-Prepared using verilog, or non-doors demo program with the programming environment is the xilinx ise10.1.
<wupeixin> 在 2025-06-16 上传 | 大小:371kb | 下载:0

[VHDL编程_50MHz--1Hz

说明:分频电路,可将DE2板子上的50MHz分为1Hz输出,绝对可行,附有仿真程序!-Divider circuit can be divided into the DE2 board 1Hz output on 50MHz, absolutely feasible, with a simulation program!
<wancaihong> 在 2025-06-16 上传 | 大小:370kb | 下载:0

[VHDL编程DFlipFlop

说明:实现双D触发器,已经通过验证,可以实现一般的功能,放心使用-Dual D flip-flop
<陈敏华> 在 2025-06-16 上传 | 大小:370kb | 下载:0

[VHDL编程learn2

说明:verilog i2c通讯协议,包括工程文件,可以直接打开-verilog i2c communication protocols, including the project file, you can directly open
<tzn> 在 2025-06-16 上传 | 大小:370kb | 下载:0

[VHDL编程Multiplier

说明:复用全加器来实现乘法器, 通过从右到左互为输入输出,实现低位计算。最左向高位输出。具体要求请参见附带的PDF。-Multiplexing a multiplier to achieve full adder, input and output by each other right to left, the least significant bits is calculated. Most left output to high. Specific requirements Refer to
<Wind> 在 2025-06-16 上传 | 大小:370kb | 下载:0
« 1 2 ... .00 .01 .02 .03 .04 2705.06 .07 .08 .09 .10 ... 4310 »

源码中国 www.ymcn.org