资源列表
[VHDL编程] audio_project
说明:Enhanced Audio Project by Dixie Xue & Wei Zhang -Enhanced Audio Project by Dixie Xue & Wei Zhang<isoft> 在 2025-06-07 上传 | 大小:1.2mb | 下载:0
[VHDL编程] ppt4aix4sopc
说明:基于AXI4的sopc开发讲义,2011年电子大赛的辅导材料-powerpoint for aix4 sopc development<sunking> 在 2025-06-07 上传 | 大小:1.2mb | 下载:0
[VHDL编程] C6416DSK
说明:dsp图像处理程序 imlib库等的使用技巧-DSP image processing program imlib library use skills<wangxingbin> 在 2025-06-07 上传 | 大小:1.2mb | 下载:0
[VHDL编程] jiyufpgadeshipingcaijichengxu
说明:能够很好地进行视屏采集程序,是基于fpga的vhdl语言编程-Can be a good screen capture program, FPGA-based VHDL language programming<李颖> 在 2025-06-07 上传 | 大小:1.2mb | 下载:0
[VHDL编程] cpld_uart_TXRX
说明:max2 cpld 开发的vhdl 完整串口通信程序,TXRX可同时收两个命令 带超时 600门-max2 cpld vhdl developed complete serial communication program, TXRX can simultaneously receive two commands with timeout 600<myeking> 在 2025-06-07 上传 | 大小:1.2mb | 下载:0
[VHDL编程] Experiment08
说明:FPGA源码,供初学者使用,时钟化和信号长度-GA source code, for beginners, clock and signal length<李清政> 在 2025-06-07 上传 | 大小:1.2mb | 下载:0
[VHDL编程] VGA_disp
说明:clk divid 模块为分频电路,对50MHz 系统时钟进行分频产生50M/7Hz 的像素时钟。VGA control 模块为VGA 显示控制电路模块,在像素时钟的驱动下首先产生行频信号,而后对行频信号进行分频产生58Hz 场频信号。由于VS 与HS 信号具有严格的时序匹配,即VS 信号必须为HS 信号的整数倍,以保证在场频信号有效期间,能够完整数行的扫描,本设计利用对行频信号进行计数分频来产生场频信号。-Clk divid module for the frequency circuit,<panda> 在 2025-06-07 上传 | 大小:1.2mb | 下载:0