资源列表
[VHDL编程] DDS
说明:DDS的频率转换可以以近似认为是即时的,这是因为它的相位序列在时间上是离散的,在频率控制字改变之后,要经过一个时钟周期之后才能按照新的相位增量增加,所以也可以说它的频率转换时间就是频率控制字的传输时间,-DDS frequency conversion can be considered similar to real-time, this is because it is the phase sequence in time is discrete, in the frequency cont<lqb> 在 2025-06-19 上传 | 大小:2mb | 下载:0
[VHDL编程] DEADTIME510
说明:产生全桥逆变电路的驱动脉冲信号,能够保证死区时间,且随输入信号频率的变化而变化。-Produces full-bridge inverter circuit driving pulse signal, to ensure that the dead time, and with the input signal frequency changes.<clm> 在 2025-06-19 上传 | 大小:1.99mb | 下载:0
[VHDL编程] 8051_test2
说明:基于FPGA模块实现仿真8051单片机的程序。-The FPGA module to realize the simulation of 8051 program based on single chip<小迪> 在 2025-06-19 上传 | 大小:1.99mb | 下载:0
[VHDL编程] my_example
说明:基于SOPC构建的CPU,用DE2-70做的LCD显示,用c语言进行编写。-Based on SOPC built CPU, LCD display with DE2-70 do with the c language written.<天题> 在 2025-06-19 上传 | 大小:2mb | 下载:0
[VHDL编程] square_wave
说明:利用Vivado的高层次综合实现了一个可调方波的HDL描述-use the Vivado to realize a square wave with adjustable period<WangYibin> 在 2025-06-19 上传 | 大小:2mb | 下载:0
[VHDL编程] 08_eeprom_test
说明:eeprom相关FPGA程序VHDL源代码,可直接用!用ISE打开!-eeprom related FPGA program VHDL source code, can use directly!Using ISE open!<Wen Jun Ying> 在 2025-06-19 上传 | 大小:2mb | 下载:0
[VHDL编程] I2C_slaver_verison3.0
说明:I2C从机模块,包含testbench,平台是vivado,仿真测试通过。(I2C slave module, including testbench, the platform is vivado, simulation test passed.)<wenxulyu > 在 2025-06-19 上传 | 大小:2mb | 下载:0