资源列表
[VHDL编程] RISC_CPU
说明:1. RISC工作每执行一条指令需要八个时钟周期。RISC的复位和启动通过rst控制,rst高电平有效。Rst为低时,第一个fetch到达时CPU开始工作从Rom的000处开始读取指令,前三个周期用于读指令。 在对总线进行读取操作时,第3.5个周期处,存储器或端口地址就输出到地址总线上,第4--6个时钟周期,读信号rd有效,读取数据到总线,逻辑运算。第7个时钟周期,rd无效,第7.5个时钟地址输出PC地址,为下一个指令做好准备 对总线写操作时,在第3.5个时钟周期处,建立写的地址,第<宋颖> 在 2025-06-08 上传 | 大小:1002kb | 下载:0
[VHDL编程] CPLD_i2ccontroller
说明:AD9985的i2c控制器,verilog代码-the Verilog IIC controller for AD9985<zhangqiang> 在 2025-06-08 上传 | 大小:4kb | 下载:0
[VHDL编程] Nios-II-I2C
说明:使用开源的IIC MASTER Core,将它加载到NIOSII的AVALON总线上,这样对于NIOSII控制器而言,IIC MASTER就是一个硬件实现的控制器,用户通过调用API函数就能很容易的对IIC进行操作,而且IIC的运行并不占用NIOSII软核宝贵的资源和时间。 -Open source IIC MASTER Core,it is loaded into the AVALON bus NIOSII This NIOSII controller,IIC MASTER is a hard<朱媛> 在 2025-06-08 上传 | 大小:12.88mb | 下载:0
[VHDL编程] Debussy(verdi)_Modelsim
说明:Debussy(verdi)+modelisim仿真快速上手教程-The Debussy (verdi)+modelisim Simulation Quick Start Tutorial<朱媛> 在 2025-06-08 上传 | 大小:1.55mb | 下载:0