资源列表
[VHDL编程] Descending-ramp
说明:递减斜波是一种原理和递增斜波相似的波形,只需将递增斜波的循环加法计数换成1111 1111 1111~0000 0000 0000循环减法计数即可。-Harmonic is a descending ramp and incremental principle similar waveforms, simply incremented counts up the ramp into the cycle of ~ 1111 1111 1111 0000 0000 0000 cycle counti<zyz> 在 2025-12-24 上传 | 大小:1kb | 下载:0
[VHDL编程] VHDL_paobiao
说明:用VHDL语言设计一个跑表,计时范围为59.99秒。-Write a time range using VHDL language to 59.99 seconds in the stopwatch<wangcong> 在 2025-12-24 上传 | 大小:111kb | 下载:0
[VHDL编程] DE2_Basic_Computer
说明:DE2 altera board vhdl design<hadjer.az> 在 2025-12-24 上传 | 大小:2kb | 下载:0
[VHDL编程] vhdl416yima.doc
说明:四十六译码器 是用if语句描述的-library IEEE use IEEE.std_logic_1164.all entity encoder4_16 is port ( d: in STD_LOGIC_VECTOR (3downto0) q: out STD_LOGIC_VECTOR (15downto0)) end encoder4_16 architecture encoder_if of encoder4_16 is begin process<小明> 在 2025-12-24 上传 | 大小:2kb | 下载:0
[VHDL编程] IQ_sin_cos
说明:Cordic根据输入的IQ正交两路信号求取对应的正余弦值-Cordic according to input the IQ of orthogonal cosine signal to calculate the corresponding two road is<王佳兴> 在 2025-12-24 上传 | 大小:1kb | 下载:0
[VHDL编程] IQ_sin_cos_mod
说明:Cordic根据输入的IQ正交两路信号求取对应的正切值-Cordic according to input the IQ of orthogonal signal to calculate the corresponding tangent value two road<王佳兴> 在 2025-12-24 上传 | 大小:1kb | 下载:0
[VHDL编程] SDRAM_96M
说明:基于FPGA的SDRAM串口实验,verilog语言写的,附件里是做实验的工程,连上串口,下进去就有数据了,波特率9600,一个停止位,SDRAM时钟是96MHz,数据时FPGA自动产生的,正确输出结果是00到FF递增一,再循环。这个工程警告比较少,基本是故意为之的警告,时序也已经收敛。-FPGA-based SDRAM serial experiments, verilog language written annex is to do the experiment works, even o<Grace> 在 2025-12-24 上传 | 大小:5.33mb | 下载:0