搜索资源列表
DDS数字信号发生器
- DDS数字信号发生器,采用AD9835DDS 专用芯片 输出范围1K--10MHZ 采用X25045作看门狗及数据存储器,用于设置各项参数的存储 内含电路图, 源程序 及一些相关资料-DDS digital signal generator, using AD9835DDS ASIC output range 1K -- Knoxville watchdog for the use of X25045 and data memory,
DDS+PLL
- 基于FPGA的新的DDS+PLL时钟发生器-FPGA-based new DDS PLL clock generator
dds-design
- * DEscr iptION: DDS design BY PLD DEVICES. * * AUTHOR: Sun Yu * * HISTORY: 12/06/2002 *-* DEscr iptION : DDS BY PLD design Online. * * AUTHOR : Sun Yu * * HISTORY : 12/06/2002 *
Project1-DDS
- 直接频率和成DDS,可以在Altera的FPGA下载实现-directly into DDS frequency and can be downloaded from Altera FPGA Implementation
dds-design
- DDS design with vhdl language.
AD9851-dds
- AD9851-dds的设计资料,原代码和原理图-AD9851 - dds of design data, source code and the schematic diagram
DDS+51
- 本程序功能: DDS文件夹内的程序,完成直接数字频率合成功能,有正弦,三角,方波三种波形,并能扫频. 可通过键盘操作设置频率参数和选择波形种类和控制运行. 由两部分组成,\"C\"文件夹内,是用于在 51 单片机上运行的 C语言程序, \"Verilog\"文件夹内,是用Verilog语言编写的 FPGA 程序.-this program functions : DDS folder procedures, compl
DDS
- 详细介绍DDS的基本工作原理,并给出实际中常用的几款芯片的使用方法。
dds
- 用FPGA实现DDS,可变频,幅值由硬件完成
DDS
- dds->9954的pcb供大家参考,这个扳子我调通了的可以放心开办
FPGA--DDS-PhaseMeasure
- Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
DDS AD9835
- DDS介绍了一种DDS专用芯片AD9835,并利用该芯片设计了一种高精度频率信号发生器,讨论了DDS芯片的基本原理、应用及其与计算机、单片机的接口。(A special chip AD9835 for DDS is introduced, and a high precision frequency signal generator is designed with this chip. The basic principle and
DDS
- DDS直接数字合成器,里面包含相关的顶层文件,加法器,D触发器,mif文件(DDS direct digital synthesizer, which contains related top layer files, adder, D trigger, MIF file)
DDS的VERILOG原代码
- 实现了DDS的verilog源代码,可以使用(ajhsjdhjkshfjhfsjkjksa)
DDS -changed
- DDS技术实现波形产生代码,可以编译下载学习使用!(DDS generate diagram program)
DDS v1.0
- 硬件平台:红牛stm32F103ZE开发板,DDS模块:AD9910 软件版本:Keil 4 固件库版本:v3.5 完成功能: (1)产生频率范围:1Hz - 400MHz 的正弦波(按键触发(F = 100KHz,Vpp:500mV):开发板上 WAKEUP 按键) (2)产生幅度范围:1mV - 650mV 的正弦波(初始化后:F = 100Hz,Vpp:100mV) (3)产生上下限频率、频率步
DDS v2.0
- 硬件平台:红牛stm32F103ZE开发板,DDS模块:AD9910 软件版本:Keil 4 固件库版本:3.5 已完成功能: (1)产生频率范围:1Hz - 400MHz 的正弦波(按键触发:开发板上 WAKEUP 按键) (2)产生幅度范围:1mV - 650mV 的正弦波(初始化后为:500mV) (3)产生上下限频率、频率步进(单位:Hz)、步进时间间隔(单位:us;输入范围:1-262u
dds
- dds算法,调用xilinx IP ,ise(DDS algorithm, call Xilinx IP, ISE)
DDS
- 基于FPGA的DDS信号发生器,可产生频率可调的正弦波(DDS signal generator based on FPGA)
FREQ-DDS
- STM8 ad9833 ad603 12864 DDS信号源 完整版程序 含上位机接口程序