资源列表
[VHDL编程] tSinCordic
说明:是codic算法实现Sin的浮点C程序,包括定点和浮点程序,已经通过验证.-Sin is codic floating-point algorithm C procedures, including fixed-point and floating-point procedures, has been validated.<张堃> 在 2025-06-15 上传 | 大小:5kb | 下载:0
[VHDL编程] newDPLLdesign
说明:使用VHDL语言进行数字锁相环的设计,pdf格式,可以打开-The use of VHDL language design of digital phase-locked loop, pdf format, you can open<国家> 在 2025-06-15 上传 | 大小:544kb | 下载:0
[VHDL编程] NewWayOfDPLLdesign
说明:使用VHDL语言进行设计DPLL(数字锁相环)的相关文件-The use of VHDL language design DPLL (digital phase-locked loop) of the relevant documents<国家> 在 2025-06-15 上传 | 大小:218kb | 下载:0
[VHDL编程] DPLL(VHDL)
说明:使用VHDL语言进行的数字锁相环的设计,里面有相关的文件,可以使用MUX+PLUS打开-The use of VHDL language of digital phase-locked loop design, there are relevant documents, you can use MUX+ PLUS Open<国家> 在 2025-06-15 上传 | 大小:13kb | 下载:0
[VHDL编程] s3esk_rotary_encoder_interface
说明:Xilix spartan 3E 旋转编码器接口,脉冲方向识别,AB脉冲滤波 Rotary Encoder Interface Demonstrates how to use the rotary encoder portion of the rotary pushbutton switch.-Xilix spartan 3E rotary encoder interface, pulse direction identification, AB pulse filter Rotar<weihua yuan> 在 2025-06-15 上传 | 大小:273kb | 下载:0
[VHDL编程] bhgfdti
说明:含有七人表决器,格雷码变换电路,英文字符显示电路,基本触发器(D和JK),74LS160计数器功能模块,步长可变的加减计数器-Containing seven people vote, and Gray code conversion circuit, the English characters display circuit, the basic flip-flop (D and JK), 74LS160 counter function modules, variable-step add<俞皓尹> 在 2025-06-15 上传 | 大小:414kb | 下载:0