资源列表

« 1 2 ... .50 .51 .52 .53 .54 955.56 .57 .58 .59 .60 ... 4310 »

[VHDL编程Arbiter

说明:Arbiter unit includes client and server units. Used for Arbitation of multipliers in Altera FPGA based project. The code supports several multipliers and several clients with different priorities.-Arbiter unit includes client and server units.
<d0238> 在 2025-06-22 上传 | 大小:6kb | 下载:0

[VHDL编程4lundingwei

说明:汽车4轮定位系统的源代码,在阿特拉MAX8000系列上用MaxplusII调试通过(7000系列不能用),直接烧入cpld即可。-4-wheel vehicle positioning system source code, in the atrazine MAX8000 series on debugging with MaxplusII adopted (the 7000 series can not be used), can be directly burned into the cpl
<老蔡> 在 2025-06-22 上传 | 大小:195kb | 下载:0

[VHDL编程VerilogHDL

说明:Verilog HDL 程序设计实例详解 Verilog HDL 程序设计实例详解-Verilog HDL programming example explanation example explanation of Verilog HDL programming
<qyh> 在 2025-06-22 上传 | 大小:19.02mb | 下载:0

[VHDL编程fft

说明:基于FPGA的51核,vhdl,FPGA开发。-FPGA-based 51-core, vhdl, FPGA development.
<goujinxing> 在 2025-06-22 上传 | 大小:7.36mb | 下载:0

[VHDL编程DDSFunctionGenerator

说明:能实现频率步进100hz的信号发生器,频率可调。100-20khz.-To achieve step-100hz frequency signal generator, frequency adjustable. 100-20khz.
<吴绍正> 在 2025-06-22 上传 | 大小:10.4mb | 下载:0

[VHDL编程ad80518253

说明:fft 单片机+fpga+8051core-fft MCU+ fpga+8051 core
<吴绍正> 在 2025-06-22 上传 | 大小:8.74mb | 下载:0

[VHDL编程cameralink

说明:由于目前基于CameraLink接口的各种相机都不能直接显示,因此本文基于Xilinx公司的Spartan 3系列FPGAXC3S1000-6FG456I设计了一套实时显示系统,该系统可以在不通过系统机的情况下,完成对相机CameraLink信号的接收、缓存、读取并显示 系统采用两片SDRAM作为帧缓存,将输入的CameraLink信号转换成帧频为75Hz,分辨率为1 024×768的XGA格式信号,并采用ADV7123JST芯片实现数模转换,将芯片输出的信号送到VGA接口,通过VGA显示器显示
<lilei> 在 2025-06-22 上传 | 大小:13kb | 下载:0

[VHDL编程dds

说明:VHDL编的CPLD正弦波产生程序用直接数值合成DDS原理驱动dac0832实现正弦波输-VHDL compiled CPLD sine wave generation process by direct numerical synthesis of theory-driven dac0832 achieved DDS sine wave input
<袁文鼎> 在 2025-06-22 上传 | 大小:2kb | 下载:0

[VHDL编程vhdlprogrammes

说明:vhdl programmes of state machine
<sachy> 在 2025-06-22 上传 | 大小:3kb | 下载:0

[VHDL编程s2p

说明:一个串并转换的Verilog源码,有questasim仿真。-A string and convert the Verilog source code, there are questasim simulation.
<杨经纬> 在 2025-06-22 上传 | 大小:117kb | 下载:0

[VHDL编程test

说明:将拨码开关全部拨到on,将会看到数码管从 0-9 A-F逐个显示;按下8个按键中的任何一个,对应的LED灯会亮,按第一个按键时,蜂鸣器会响。-All appropriated for the DIP switch on, will see the digital tube display one by one from the 0-9 AF press 8 keys in any one, the corresponding LED lantern light, according to th
<panda> 在 2025-06-22 上传 | 大小:138kb | 下载:0

[VHDL编程pwmtest

说明:拨码开关控制PWM的占空比为16级,分别对应电压3.3伏16分之一的倍数-DIP switch control PWM duty cycle is 16, corresponding to voltage of 3.3 volts, one of the 16 sub-multiples
<panda> 在 2025-06-22 上传 | 大小:171kb | 下载:0
« 1 2 ... .50 .51 .52 .53 .54 955.56 .57 .58 .59 .60 ... 4310 »

源码中国 www.ymcn.org