资源列表

« 1 2 ... .95 .96 .97 .98 .99 3700.01 .02 .03 .04 .05 ... 4310 »

[VHDL编程addrcheck

说明:对单播地址,多播地址,广播地址进行检查,其中对多播地址的检查用于哈希算法-The unicast address, the multicast address, a broadcast address to be checked, wherein the inspection of the multicast address is used for hashing algorithm
<周勇勃> 在 2025-12-21 上传 | 大小:2kb | 下载:0

[VHDL编程shift

说明:VHDL写的移位寄存器,可以应付老师的检查,能下载到板子上跑-Shift register can be written in VHDL the teacher checks payable can be downloaded to the board ran
<胡恒> 在 2025-12-21 上传 | 大小:2kb | 下载:0

[VHDL编程RS-232

说明:RS-232发送接受模块,测试好用,满足一般要求-RS-232 transmit and receive modules, easy to use test, meet the general requirements
<L> 在 2025-12-21 上传 | 大小:2kb | 下载:0

[VHDL编程dds

说明:是vhdl语言写的dds的部分代码,留下来,方便以后查看-The vhdl language written dds part of the code , to stay , convenient View
<> 在 2025-12-21 上传 | 大小:2kb | 下载:0

[VHDL编程uart

说明:uart veilog源码 含有testbench-uart verilog
<王维> 在 2025-12-21 上传 | 大小:2kb | 下载:0

[VHDL编程costasc_verilog

说明:实现costas环,用verilog语言实现,缺少乘法器,可以自己添加-Realization of Costas ring, with the Verilog language implementation, the lack of multiplier, you can add their own.
<liuweiliang> 在 2025-12-21 上传 | 大小:2kb | 下载:0

[VHDL编程error_injector_test

说明:This a vhdl code for error injection code for colour converter fpga program-This is a vhdl code for error injection code for colour converter fpga program
<usha> 在 2025-12-21 上传 | 大小:2kb | 下载:0

[VHDL编程files-(2)

说明:Bit operations including Addition,subtraction,multiplication
<niveditha> 在 2025-12-21 上传 | 大小:2kb | 下载:0

[VHDL编程LineBuffer---shifttaps

说明:基于移位寄存器的线缓冲,从alt中提取出来,方便使用-Line Buffer。rar
<adamusi> 在 2025-12-21 上传 | 大小:2kb | 下载:0

[VHDL编程Ds18b20_bin2bcd

说明:DS18B20数字温度计中小数部分转换BCD码-DS18B20 digital thermometer small number of parts to convert BCD code
<wenyangzeng> 在 2025-12-21 上传 | 大小:2kb | 下载:0

[VHDL编程LMS

说明:用verilog编写的lms算法。可实现自适应滤波功能-Lms algorithm written in verilog. Adaptive filtering can be achieved
<he> 在 2025-12-21 上传 | 大小:2kb | 下载:0

[VHDL编程BT656PcolorBarPFPGA

说明:Altera的EP2C5Q208C8芯片上跑通,后端接tw2880芯片输出上TV,进行验证无误。 i_pclk是27Mhz输入时钟,o_pclk是27Mhz输出时钟;i_clkin是笔者用的开发板50Mhz时钟,只用于生成稳定的复位信号。-Ran on Altera' s EP2C5Q208C8 chip pass, after termination tw2880 chip output on the TV, to verify correct. i_pclk 27Mhz in
<daxws> 在 2025-12-21 上传 | 大小:2kb | 下载:0
« 1 2 ... .95 .96 .97 .98 .99 3700.01 .02 .03 .04 .05 ... 4310 »

源码中国 www.ymcn.org