资源列表

« 1 2 ... .47 .48 .49 .50 .51 2152.53 .54 .55 .56 .57 ... 4310 »

[VHDL编程Clk50M_div_1HZ

说明:Clk50M_div_1HZ,调试已通过,采用计数器分频 此实验采用计数器,将板载的50MHz时钟源分频为1Hz,分频的结果以LED灯的形式显示。下载电路至FPGA后,会发现LED0会以1Hz的频率闪动。-Clk50M_div_1HZ, using counter this study, frequency counter, onboard 50MHz clock frequency of 1Hz, frequency results in the form of LED lights di
<王晨> 在 2025-06-09 上传 | 大小:317kb | 下载:0

[VHDL编程Encoder4_2

说明:Encoder4_2,带优先级的编码器 此实验完成但优先级的4-2编码,以拨动开关SW[3..0]作为输入源(开关上拨时输入为高电平),其中SW[3]的优先级高于SW[2]的优先级,SW[2]的优先级高于SW[1]的优先级,以此类推。编码的结果会以LED灯的形式显示。例如,当SW[2]上拨而SW[3]没有上拨时,LED[1..0]的显示结果将是“10”。-Encoder4_2, with a priority encoder to complete this experiment, but
<王晨> 在 2025-06-09 上传 | 大小:209kb | 下载:0

[VHDL编程SEG_static

说明:SEG_static ,7段数码管译码及静态显示 此实验主要实现7段数码管(共阴极)的译码。拨动开关SW[3..0]代表输入的16进制数,译码电路将此16进制数转译成数码管上的段码,并静态地显示出来。-SEG_static, 7 segment LED decoder and the main achievement of this experiment the static display 7 segment LED (common cathode) decoding. Toggle swit
<王晨> 在 2025-06-09 上传 | 大小:236kb | 下载:0

[VHDL编程Adder_2bit

说明:Adder_2bit ,带进位处理的2位加法器 此实验中,实现了2bit宽度的加法运算,并带进位处理。加数与被加数分别以SW[3..2]和SW[1..0]来表示,加法的结果用数码管静态地显示出来。-Adder_2bit, with carry handle 2-bit adder this experiment, the realization of the addition operation 2bit width, and bit into the handle. Addend and
<王晨> 在 2025-06-09 上传 | 大小:243kb | 下载:0

[VHDL编程shifter_8bit

说明:此实验实现一个8位的循环移位寄存器,移位的频率是2Hz,移位的方向(左移或是右移)可控。为了能显示移位的结果,我们采用一个数码管的8个段来表示这个寄存器的值。-The experimental realization of an 8-bit cyclic shift register, the shift frequency is 2Hz, the shift in the direction (left or right) control. In order to show the resul
<王晨> 在 2025-06-09 上传 | 大小:334kb | 下载:0

[VHDL编程SEG_Dynamic

说明:此实验中,实现了4连体共阴数码管的动态显示。被显示的数据是以2Hz的频率递增的。每个数码管中的小数点也会以2Hz的频率循环点亮。-This experiment, to achieve the 4 piece of negative dynamic digital display. The data is being displayed increasing the frequency of 2Hz. Each LED will take a decimal point in the cycle
<王晨> 在 2025-06-09 上传 | 大小:407kb | 下载:0

[VHDL编程counter

说明:本文介绍了基于FPGA的数字频率计的设计方法,设计采用硬件描述语言Verilog ,在软件开发平台ISE上完成,可以在较高速时钟频率(48MHz)下正常工作。该数字频率计采用测频的方法,能准确的测量频率在10Hz到100MHz之间的信号。-This article describes the FPGA-based digital frequency meter design method using hardware descr iption language Verilog, ISE on t
<PengJ> 在 2025-06-09 上传 | 大小:1.79mb | 下载:0

[VHDL编程dac7513_DDS_7822

说明:基于VHDL的NCO利用DAC7513产生sin或cos 的代码-DAC7513 VHDL NCO
<李才> 在 2025-06-09 上传 | 大小:4.93mb | 下载:0

[VHDL编程mux1

说明:利用verilog编写的一个乘法器,没有仿真,应该是对的。-this is a verilog cheng xu, cheng fa qi。mei you fang zhen
<李才> 在 2025-06-09 上传 | 大小:613kb | 下载:0

[VHDL编程sw_led

说明:利用verilog编写的一个按键控制LED灯的代码,包括按键消抖-Using verilog write a code key control LED lights, including key debounce
<李才> 在 2025-06-09 上传 | 大小:357kb | 下载:0

[VHDL编程uart_top

说明:基于FPGA的max232的利用verilog编写的一个通信协议,-Max232 use of FPGA-based verilog write a communication protocol,
<李才> 在 2025-06-09 上传 | 大小:176kb | 下载:0

[VHDL编程61EDA_H174

说明:基于FPGA的TLV5620芯片的Verilog语言DAC转换代码-FPGA-based chip TLV5620 DAC conversion code Verilog language
<李才> 在 2025-06-09 上传 | 大小:299kb | 下载:0
« 1 2 ... .47 .48 .49 .50 .51 2152.53 .54 .55 .56 .57 ... 4310 »

源码中国 www.ymcn.org